blob: dbc11ea58c6aead9775d5e38b0e54f27474cf613 [file] [log] [blame]
Bob Wilsone60fee02009-06-22 23:27:02 +00001; RUN: llvm-as < %s | llc -march=arm -mattr=+neon > %t
2; RUN: grep vbic %t | count 8
3; Note: function names do not include "vbic" to allow simple grep for opcodes
4
5define <8 x i8> @v_bici8(<8 x i8>* %A, <8 x i8>* %B) nounwind {
6 %tmp1 = load <8 x i8>* %A
7 %tmp2 = load <8 x i8>* %B
8 %tmp3 = xor <8 x i8> %tmp2, < i8 -1, i8 -1, i8 -1, i8 -1, i8 -1, i8 -1, i8 -1, i8 -1 >
9 %tmp4 = and <8 x i8> %tmp1, %tmp3
10 ret <8 x i8> %tmp4
11}
12
13define <4 x i16> @v_bici16(<4 x i16>* %A, <4 x i16>* %B) nounwind {
14 %tmp1 = load <4 x i16>* %A
15 %tmp2 = load <4 x i16>* %B
16 %tmp3 = xor <4 x i16> %tmp2, < i16 -1, i16 -1, i16 -1, i16 -1 >
17 %tmp4 = and <4 x i16> %tmp1, %tmp3
18 ret <4 x i16> %tmp4
19}
20
21define <2 x i32> @v_bici32(<2 x i32>* %A, <2 x i32>* %B) nounwind {
22 %tmp1 = load <2 x i32>* %A
23 %tmp2 = load <2 x i32>* %B
24 %tmp3 = xor <2 x i32> %tmp2, < i32 -1, i32 -1 >
25 %tmp4 = and <2 x i32> %tmp1, %tmp3
26 ret <2 x i32> %tmp4
27}
28
29define <1 x i64> @v_bici64(<1 x i64>* %A, <1 x i64>* %B) nounwind {
30 %tmp1 = load <1 x i64>* %A
31 %tmp2 = load <1 x i64>* %B
32 %tmp3 = xor <1 x i64> %tmp2, < i64 -1 >
33 %tmp4 = and <1 x i64> %tmp1, %tmp3
34 ret <1 x i64> %tmp4
35}
36
37define <16 x i8> @v_bicQi8(<16 x i8>* %A, <16 x i8>* %B) nounwind {
38 %tmp1 = load <16 x i8>* %A
39 %tmp2 = load <16 x i8>* %B
40 %tmp3 = xor <16 x i8> %tmp2, < i8 -1, i8 -1, i8 -1, i8 -1, i8 -1, i8 -1, i8 -1, i8 -1, i8 -1, i8 -1, i8 -1, i8 -1, i8 -1, i8 -1, i8 -1, i8 -1 >
41 %tmp4 = and <16 x i8> %tmp1, %tmp3
42 ret <16 x i8> %tmp4
43}
44
45define <8 x i16> @v_bicQi16(<8 x i16>* %A, <8 x i16>* %B) nounwind {
46 %tmp1 = load <8 x i16>* %A
47 %tmp2 = load <8 x i16>* %B
48 %tmp3 = xor <8 x i16> %tmp2, < i16 -1, i16 -1, i16 -1, i16 -1, i16 -1, i16 -1, i16 -1, i16 -1 >
49 %tmp4 = and <8 x i16> %tmp1, %tmp3
50 ret <8 x i16> %tmp4
51}
52
53define <4 x i32> @v_bicQi32(<4 x i32>* %A, <4 x i32>* %B) nounwind {
54 %tmp1 = load <4 x i32>* %A
55 %tmp2 = load <4 x i32>* %B
56 %tmp3 = xor <4 x i32> %tmp2, < i32 -1, i32 -1, i32 -1, i32 -1 >
57 %tmp4 = and <4 x i32> %tmp1, %tmp3
58 ret <4 x i32> %tmp4
59}
60
61define <2 x i64> @v_bicQi64(<2 x i64>* %A, <2 x i64>* %B) nounwind {
62 %tmp1 = load <2 x i64>* %A
63 %tmp2 = load <2 x i64>* %B
64 %tmp3 = xor <2 x i64> %tmp2, < i64 -1, i64 -1 >
65 %tmp4 = and <2 x i64> %tmp1, %tmp3
66 ret <2 x i64> %tmp4
67}