Vincent Lejeune | fd49dac | 2013-03-11 18:15:06 +0000 | [diff] [blame^] | 1 | ;RUN: llc < %s -march=r600 -mcpu=cayman -stress-sched -verify-misched |
| 2 | |
| 3 | define void @main() { |
| 4 | main_body: |
| 5 | %0 = call float @llvm.R600.interp.input(i32 0, i32 0) |
| 6 | %1 = call float @llvm.R600.interp.input(i32 1, i32 0) |
| 7 | %2 = call float @llvm.R600.interp.input(i32 2, i32 0) |
| 8 | %3 = call float @llvm.R600.interp.input(i32 3, i32 0) |
| 9 | %4 = fcmp ult float %1, 0.000000e+00 |
| 10 | %5 = select i1 %4, float 1.000000e+00, float 0.000000e+00 |
| 11 | %6 = fsub float -0.000000e+00, %5 |
| 12 | %7 = fptosi float %6 to i32 |
| 13 | %8 = bitcast i32 %7 to float |
| 14 | %9 = fcmp ult float %0, 5.700000e+01 |
| 15 | %10 = select i1 %9, float 1.000000e+00, float 0.000000e+00 |
| 16 | %11 = fsub float -0.000000e+00, %10 |
| 17 | %12 = fptosi float %11 to i32 |
| 18 | %13 = bitcast i32 %12 to float |
| 19 | %14 = bitcast float %8 to i32 |
| 20 | %15 = bitcast float %13 to i32 |
| 21 | %16 = and i32 %14, %15 |
| 22 | %17 = bitcast i32 %16 to float |
| 23 | %18 = bitcast float %17 to i32 |
| 24 | %19 = icmp ne i32 %18, 0 |
| 25 | %20 = fcmp ult float %0, 0.000000e+00 |
| 26 | %21 = select i1 %20, float 1.000000e+00, float 0.000000e+00 |
| 27 | %22 = fsub float -0.000000e+00, %21 |
| 28 | %23 = fptosi float %22 to i32 |
| 29 | %24 = bitcast i32 %23 to float |
| 30 | %25 = bitcast float %24 to i32 |
| 31 | %26 = icmp ne i32 %25, 0 |
| 32 | br i1 %19, label %IF, label %ELSE |
| 33 | |
| 34 | IF: ; preds = %main_body |
| 35 | %. = select i1 %26, float 0.000000e+00, float 1.000000e+00 |
| 36 | %.18 = select i1 %26, float 1.000000e+00, float 0.000000e+00 |
| 37 | br label %ENDIF |
| 38 | |
| 39 | ELSE: ; preds = %main_body |
| 40 | br i1 %26, label %ENDIF, label %ELSE17 |
| 41 | |
| 42 | ENDIF: ; preds = %ELSE17, %ELSE, %IF |
| 43 | %temp1.0 = phi float [ %., %IF ], [ %48, %ELSE17 ], [ 0.000000e+00, %ELSE ] |
| 44 | %temp2.0 = phi float [ 0.000000e+00, %IF ], [ %49, %ELSE17 ], [ 1.000000e+00, %ELSE ] |
| 45 | %temp.0 = phi float [ %.18, %IF ], [ %47, %ELSE17 ], [ 0.000000e+00, %ELSE ] |
| 46 | %27 = call float @llvm.AMDIL.clamp.(float %temp.0, float 0.000000e+00, float 1.000000e+00) |
| 47 | %28 = call float @llvm.AMDIL.clamp.(float %temp1.0, float 0.000000e+00, float 1.000000e+00) |
| 48 | %29 = call float @llvm.AMDIL.clamp.(float %temp2.0, float 0.000000e+00, float 1.000000e+00) |
| 49 | %30 = call float @llvm.AMDIL.clamp.(float 1.000000e+00, float 0.000000e+00, float 1.000000e+00) |
| 50 | %31 = insertelement <4 x float> undef, float %27, i32 0 |
| 51 | %32 = insertelement <4 x float> %31, float %28, i32 1 |
| 52 | %33 = insertelement <4 x float> %32, float %29, i32 2 |
| 53 | %34 = insertelement <4 x float> %33, float %30, i32 3 |
| 54 | call void @llvm.R600.store.swizzle(<4 x float> %34, i32 0, i32 0) |
| 55 | ret void |
| 56 | |
| 57 | ELSE17: ; preds = %ELSE |
| 58 | %35 = fadd float 0.000000e+00, 0x3FC99999A0000000 |
| 59 | %36 = fadd float 0.000000e+00, 0x3FC99999A0000000 |
| 60 | %37 = fadd float 0.000000e+00, 0x3FC99999A0000000 |
| 61 | %38 = fadd float %35, 0x3FC99999A0000000 |
| 62 | %39 = fadd float %36, 0x3FC99999A0000000 |
| 63 | %40 = fadd float %37, 0x3FC99999A0000000 |
| 64 | %41 = fadd float %38, 0x3FC99999A0000000 |
| 65 | %42 = fadd float %39, 0x3FC99999A0000000 |
| 66 | %43 = fadd float %40, 0x3FC99999A0000000 |
| 67 | %44 = fadd float %41, 0x3FC99999A0000000 |
| 68 | %45 = fadd float %42, 0x3FC99999A0000000 |
| 69 | %46 = fadd float %43, 0x3FC99999A0000000 |
| 70 | %47 = fadd float %44, 0x3FC99999A0000000 |
| 71 | %48 = fadd float %45, 0x3FC99999A0000000 |
| 72 | %49 = fadd float %46, 0x3FC99999A0000000 |
| 73 | br label %ENDIF |
| 74 | } |
| 75 | |
| 76 | declare float @llvm.R600.interp.input(i32, i32) #0 |
| 77 | |
| 78 | declare float @llvm.AMDIL.clamp.(float, float, float) #0 |
| 79 | |
| 80 | declare void @llvm.R600.store.swizzle(<4 x float>, i32, i32) |
| 81 | |
| 82 | attributes #0 = { readnone } |