blob: 5a1c621aeba1801546db36a2b0e72d4f9e373ffd [file] [log] [blame]
Uwe Kleine-König3cdd5442010-01-08 16:02:30 +01001#ifndef __MACH_MX35_H__
2#define __MACH_MX35_H__
Sascha Hauerc0a5f852009-02-02 14:11:54 +01003/*
4 * IRAM
5 */
6#define MX35_IRAM_BASE_ADDR 0x10000000 /* internal ram */
Uwe Kleine-Königae55326a2009-11-12 21:47:57 +01007#define MX35_IRAM_SIZE SZ_128K
Sascha Hauerc0a5f852009-02-02 14:11:54 +01008
Uwe Kleine-König3f92a8b2009-11-13 21:25:01 +01009#define MX35_L2CC_BASE_ADDR 0x30000000
10#define MX35_L2CC_SIZE SZ_1M
11
12#define MX35_AIPS1_BASE_ADDR 0x43f00000
13#define MX35_AIPS1_BASE_ADDR_VIRT 0xfc000000
14#define MX35_AIPS1_SIZE SZ_1M
15#define MX35_MAX_BASE_ADDR (MX35_AIPS1_BASE_ADDR + 0x04000)
16#define MX35_EVTMON_BASE_ADDR (MX35_AIPS1_BASE_ADDR + 0x08000)
17#define MX35_CLKCTL_BASE_ADDR (MX35_AIPS1_BASE_ADDR + 0x0c000)
18#define MX35_ETB_SLOT4_BASE_ADDR (MX35_AIPS1_BASE_ADDR + 0x10000)
19#define MX35_ETB_SLOT5_BASE_ADDR (MX35_AIPS1_BASE_ADDR + 0x14000)
20#define MX35_ECT_CTIO_BASE_ADDR (MX35_AIPS1_BASE_ADDR + 0x18000)
Uwe Kleine-König7cdc8fa2010-06-16 19:25:34 +020021#define MX35_I2C1_BASE_ADDR (MX35_AIPS1_BASE_ADDR + 0x80000)
Uwe Kleine-König3f92a8b2009-11-13 21:25:01 +010022#define MX35_I2C3_BASE_ADDR (MX35_AIPS1_BASE_ADDR + 0x84000)
23#define MX35_UART1_BASE_ADDR (MX35_AIPS1_BASE_ADDR + 0x90000)
24#define MX35_UART2_BASE_ADDR (MX35_AIPS1_BASE_ADDR + 0x94000)
25#define MX35_I2C2_BASE_ADDR (MX35_AIPS1_BASE_ADDR + 0x98000)
26#define MX35_OWIRE_BASE_ADDR (MX35_AIPS1_BASE_ADDR + 0x9c000)
27#define MX35_SSI1_BASE_ADDR (MX35_AIPS1_BASE_ADDR + 0xa0000)
28#define MX35_CSPI1_BASE_ADDR (MX35_AIPS1_BASE_ADDR + 0xa4000)
29#define MX35_KPP_BASE_ADDR (MX35_AIPS1_BASE_ADDR + 0xa8000)
30#define MX35_IOMUXC_BASE_ADDR (MX35_AIPS1_BASE_ADDR + 0xac000)
31#define MX35_ECT_IP1_BASE_ADDR (MX35_AIPS1_BASE_ADDR + 0xb8000)
32#define MX35_ECT_IP2_BASE_ADDR (MX35_AIPS1_BASE_ADDR + 0xbc000)
33
34#define MX35_SPBA0_BASE_ADDR 0x50000000
35#define MX35_SPBA0_BASE_ADDR_VIRT 0xfc100000
36#define MX35_SPBA0_SIZE SZ_1M
37#define MX35_UART3_BASE_ADDR (MX35_SPBA0_BASE_ADDR + 0x0c000)
38#define MX35_CSPI2_BASE_ADDR (MX35_SPBA0_BASE_ADDR + 0x10000)
39#define MX35_SSI2_BASE_ADDR (MX35_SPBA0_BASE_ADDR + 0x14000)
40#define MX35_ATA_DMA_BASE_ADDR (MX35_SPBA0_BASE_ADDR + 0x20000)
41#define MX35_MSHC1_BASE_ADDR (MX35_SPBA0_BASE_ADDR + 0x24000)
Uwe Kleine-Königae55326a2009-11-12 21:47:57 +010042#define MX35_FEC_BASE_ADDR 0x50038000
Uwe Kleine-König3f92a8b2009-11-13 21:25:01 +010043#define MX35_SPBA_CTRL_BASE_ADDR (MX35_SPBA0_BASE_ADDR + 0x3c000)
44
45#define MX35_AIPS2_BASE_ADDR 0x53f00000
46#define MX35_AIPS2_BASE_ADDR_VIRT 0xfc200000
47#define MX35_AIPS2_SIZE SZ_1M
48#define MX35_CCM_BASE_ADDR (MX35_AIPS2_BASE_ADDR + 0x80000)
49#define MX35_GPT1_BASE_ADDR (MX35_AIPS2_BASE_ADDR + 0x90000)
50#define MX35_EPIT1_BASE_ADDR (MX35_AIPS2_BASE_ADDR + 0x94000)
51#define MX35_EPIT2_BASE_ADDR (MX35_AIPS2_BASE_ADDR + 0x98000)
52#define MX35_GPIO3_BASE_ADDR (MX35_AIPS2_BASE_ADDR + 0xa4000)
53#define MX35_SCC_BASE_ADDR (MX35_AIPS2_BASE_ADDR + 0xac000)
54#define MX35_RNGA_BASE_ADDR (MX35_AIPS2_BASE_ADDR + 0xb0000)
Wolfram Sang774305d2010-10-11 12:55:22 +020055#define MX35_ESDHC1_BASE_ADDR (MX35_AIPS2_BASE_ADDR + 0xb4000)
56#define MX35_ESDHC2_BASE_ADDR (MX35_AIPS2_BASE_ADDR + 0xb8000)
57#define MX35_ESDHC3_BASE_ADDR (MX35_AIPS2_BASE_ADDR + 0xbc000)
Uwe Kleine-König3f92a8b2009-11-13 21:25:01 +010058#define MX35_IPU_CTRL_BASE_ADDR (MX35_AIPS2_BASE_ADDR + 0xc0000)
59#define MX35_AUDMUX_BASE_ADDR (MX35_AIPS2_BASE_ADDR + 0xc4000)
60#define MX35_GPIO1_BASE_ADDR (MX35_AIPS2_BASE_ADDR + 0xcc000)
61#define MX35_GPIO2_BASE_ADDR (MX35_AIPS2_BASE_ADDR + 0xd0000)
62#define MX35_SDMA_BASE_ADDR (MX35_AIPS2_BASE_ADDR + 0xd4000)
63#define MX35_RTC_BASE_ADDR (MX35_AIPS2_BASE_ADDR + 0xd8000)
64#define MX35_WDOG_BASE_ADDR (MX35_AIPS2_BASE_ADDR + 0xdc000)
65#define MX35_PWM_BASE_ADDR (MX35_AIPS2_BASE_ADDR + 0xe0000)
Marc Kleine-Buddea7d945a2010-07-22 11:41:56 +020066#define MX35_CAN1_BASE_ADDR (MX35_AIPS2_BASE_ADDR + 0xe4000)
67#define MX35_CAN2_BASE_ADDR (MX35_AIPS2_BASE_ADDR + 0xe8000)
Uwe Kleine-König3f92a8b2009-11-13 21:25:01 +010068#define MX35_RTIC_BASE_ADDR (MX35_AIPS2_BASE_ADDR + 0xec000)
Uwe Kleine-Königae55326a2009-11-12 21:47:57 +010069#define MX35_OTG_BASE_ADDR 0x53ff4000
Uwe Kleine-König3f92a8b2009-11-13 21:25:01 +010070
71#define MX35_ROMP_BASE_ADDR 0x60000000
72#define MX35_ROMP_BASE_ADDR_VIRT 0xfc500000
73#define MX35_ROMP_SIZE SZ_1M
74
75#define MX35_AVIC_BASE_ADDR 0x68000000
76#define MX35_AVIC_BASE_ADDR_VIRT 0xfc400000
77#define MX35_AVIC_SIZE SZ_1M
78
79/*
80 * Memory regions and CS
81 */
82#define MX35_IPU_MEM_BASE_ADDR 0x70000000
83#define MX35_CSD0_BASE_ADDR 0x80000000
84#define MX35_CSD1_BASE_ADDR 0x90000000
85
86#define MX35_CS0_BASE_ADDR 0xa0000000
87#define MX35_CS1_BASE_ADDR 0xa8000000
88#define MX35_CS2_BASE_ADDR 0xb0000000
89#define MX35_CS3_BASE_ADDR 0xb2000000
90
91#define MX35_CS4_BASE_ADDR 0xb4000000
92#define MX35_CS4_BASE_ADDR_VIRT 0xf4000000
93#define MX35_CS4_SIZE SZ_32M
94
95#define MX35_CS5_BASE_ADDR 0xb6000000
96#define MX35_CS5_BASE_ADDR_VIRT 0xf6000000
97#define MX35_CS5_SIZE SZ_32M
98
99/*
100 * NAND, SDRAM, WEIM, M3IF, EMI controllers
101 */
102#define MX35_X_MEMC_BASE_ADDR 0xb8000000
103#define MX35_X_MEMC_BASE_ADDR_VIRT 0xfc320000
104#define MX35_X_MEMC_SIZE SZ_64K
105#define MX35_ESDCTL_BASE_ADDR (MX35_X_MEMC_BASE_ADDR + 0x1000)
106#define MX35_WEIM_BASE_ADDR (MX35_X_MEMC_BASE_ADDR + 0x2000)
107#define MX35_M3IF_BASE_ADDR (MX35_X_MEMC_BASE_ADDR + 0x3000)
108#define MX35_EMI_CTL_BASE_ADDR (MX35_X_MEMC_BASE_ADDR + 0x4000)
109#define MX35_PCMCIA_CTL_BASE_ADDR MX35_EMI_CTL_BASE_ADDR
110
Uwe Kleine-Königae55326a2009-11-12 21:47:57 +0100111#define MX35_NFC_BASE_ADDR 0xbb000000
Uwe Kleine-König3f92a8b2009-11-13 21:25:01 +0100112#define MX35_PCMCIA_MEM_BASE_ADDR 0xbc000000
Sascha Hauerc0a5f852009-02-02 14:11:54 +0100113
Uwe Kleine-König6ef9af62009-12-16 19:07:20 +0100114#define MX35_IO_ADDRESS(x) ( \
115 IMX_IO_ADDRESS(x, MX35_AIPS1) ?: \
116 IMX_IO_ADDRESS(x, MX35_AIPS2) ?: \
117 IMX_IO_ADDRESS(x, MX35_AVIC) ?: \
118 IMX_IO_ADDRESS(x, MX35_X_MEMC) ?: \
119 IMX_IO_ADDRESS(x, MX35_SPBA0))
120
Sascha Hauerc0a5f852009-02-02 14:11:54 +0100121/*
122 * Interrupt numbers
123 */
Uwe Kleine-Königae55326a2009-11-12 21:47:57 +0100124#define MX35_INT_OWIRE 2
Uwe Kleine-König3f92a8b2009-11-13 21:25:01 +0100125#define MX35_INT_I2C3 3
126#define MX35_INT_I2C2 4
127#define MX35_INT_RTIC 6
Sascha Hauerc0a5f852009-02-02 14:11:54 +0100128#define MX35_INT_MMC_SDHC1 7
Uwe Kleine-Königae55326a2009-11-12 21:47:57 +0100129#define MX35_INT_MMC_SDHC2 8
130#define MX35_INT_MMC_SDHC3 9
Uwe Kleine-König7cdc8fa2010-06-16 19:25:34 +0200131#define MX35_INT_I2C1 10
Sascha Hauerc0a5f852009-02-02 14:11:54 +0100132#define MX35_INT_SSI1 11
133#define MX35_INT_SSI2 12
Uwe Kleine-König3f92a8b2009-11-13 21:25:01 +0100134#define MX35_INT_CSPI2 13
135#define MX35_INT_CSPI1 14
136#define MX35_INT_ATA 15
Uwe Kleine-Königae55326a2009-11-12 21:47:57 +0100137#define MX35_INT_GPU2D 16
138#define MX35_INT_ASRC 17
Uwe Kleine-König3f92a8b2009-11-13 21:25:01 +0100139#define MX35_INT_UART3 18
140#define MX35_INT_IIM 19
141#define MX35_INT_RNGA 22
142#define MX35_INT_EVTMON 23
143#define MX35_INT_KPP 24
144#define MX35_INT_RTC 25
145#define MX35_INT_PWM 26
146#define MX35_INT_EPIT2 27
147#define MX35_INT_EPIT1 28
148#define MX35_INT_GPT 29
149#define MX35_INT_POWER_FAIL 30
150#define MX35_INT_UART2 32
Uwe Kleine-König00b57bf2010-08-23 11:25:52 +0200151#define MX35_INT_NFC 33
Uwe Kleine-König3f92a8b2009-11-13 21:25:01 +0100152#define MX35_INT_SDMA 34
Uwe Kleine-Königae55326a2009-11-12 21:47:57 +0100153#define MX35_INT_USBHS 35
154#define MX35_INT_USBOTG 37
Uwe Kleine-König3f92a8b2009-11-13 21:25:01 +0100155#define MX35_INT_MSHC1 39
Uwe Kleine-Königae55326a2009-11-12 21:47:57 +0100156#define MX35_INT_ESAI 40
Uwe Kleine-König3f92a8b2009-11-13 21:25:01 +0100157#define MX35_INT_IPU_ERR 41
158#define MX35_INT_IPU_SYN 42
Uwe Kleine-Königae55326a2009-11-12 21:47:57 +0100159#define MX35_INT_CAN1 43
160#define MX35_INT_CAN2 44
Uwe Kleine-König3f92a8b2009-11-13 21:25:01 +0100161#define MX35_INT_UART1 45
Uwe Kleine-Königae55326a2009-11-12 21:47:57 +0100162#define MX35_INT_MLB 46
163#define MX35_INT_SPDIF 47
Uwe Kleine-König3f92a8b2009-11-13 21:25:01 +0100164#define MX35_INT_ECT 48
165#define MX35_INT_SCC_SCM 49
166#define MX35_INT_SCC_SMN 50
167#define MX35_INT_GPIO2 51
168#define MX35_INT_GPIO1 52
169#define MX35_INT_WDOG 55
170#define MX35_INT_GPIO3 56
Uwe Kleine-Königae55326a2009-11-12 21:47:57 +0100171#define MX35_INT_FEC 57
Uwe Kleine-König3f92a8b2009-11-13 21:25:01 +0100172#define MX35_INT_EXT_POWER 58
173#define MX35_INT_EXT_TEMPER 59
174#define MX35_INT_EXT_SENSOR60 60
175#define MX35_INT_EXT_SENSOR61 61
176#define MX35_INT_EXT_WDOG 62
177#define MX35_INT_EXT_TV 63
178
Uwe Kleine-König4697bb92010-08-25 17:37:45 +0200179#define MX35_DMA_REQ_SSI2_RX1 22
180#define MX35_DMA_REQ_SSI2_TX1 23
181#define MX35_DMA_REQ_SSI2_RX0 24
182#define MX35_DMA_REQ_SSI2_TX0 25
183#define MX35_DMA_REQ_SSI1_RX1 26
184#define MX35_DMA_REQ_SSI1_TX1 27
185#define MX35_DMA_REQ_SSI1_RX0 28
186#define MX35_DMA_REQ_SSI1_TX0 29
187
Uwe Kleine-König3f92a8b2009-11-13 21:25:01 +0100188#define MX35_PROD_SIGNATURE 0x1 /* For MX31 */
189
190/* silicon revisions specific to i.MX31 */
191#define MX35_CHIP_REV_1_0 0x10
192#define MX35_CHIP_REV_1_1 0x11
193#define MX35_CHIP_REV_1_2 0x12
194#define MX35_CHIP_REV_1_3 0x13
195#define MX35_CHIP_REV_2_0 0x20
196#define MX35_CHIP_REV_2_1 0x21
197#define MX35_CHIP_REV_2_2 0x22
198#define MX35_CHIP_REV_2_3 0x23
199#define MX35_CHIP_REV_3_0 0x30
200#define MX35_CHIP_REV_3_1 0x31
201#define MX35_CHIP_REV_3_2 0x32
202
203#define MX35_SYSTEM_REV_MIN MX35_CHIP_REV_1_0
204#define MX35_SYSTEM_REV_NUM 3
Sascha Hauerc0a5f852009-02-02 14:11:54 +0100205
Uwe Kleine-Königaae70192009-12-17 17:17:54 +0100206#ifdef IMX_NEEDS_DEPRECATED_SYMBOLS
Uwe Kleine-Königae55326a2009-11-12 21:47:57 +0100207/* these should go away */
208#define MXC_FEC_BASE_ADDR MX35_FEC_BASE_ADDR
209#define MXC_INT_OWIRE MX35_INT_OWIRE
210#define MXC_INT_MMC_SDHC2 MX35_INT_MMC_SDHC2
211#define MXC_INT_MMC_SDHC3 MX35_INT_MMC_SDHC3
212#define MXC_INT_GPU2D MX35_INT_GPU2D
213#define MXC_INT_ASRC MX35_INT_ASRC
214#define MXC_INT_USBHS MX35_INT_USBHS
215#define MXC_INT_USBOTG MX35_INT_USBOTG
216#define MXC_INT_ESAI MX35_INT_ESAI
217#define MXC_INT_CAN1 MX35_INT_CAN1
218#define MXC_INT_CAN2 MX35_INT_CAN2
219#define MXC_INT_MLB MX35_INT_MLB
220#define MXC_INT_SPDIF MX35_INT_SPDIF
221#define MXC_INT_FEC MX35_INT_FEC
Uwe Kleine-Königaae70192009-12-17 17:17:54 +0100222#endif
Uwe Kleine-König3cdd5442010-01-08 16:02:30 +0100223
224#endif /* ifndef __MACH_MX35_H__ */