blob: 80965a99aa55b0b0cc38462716b975fdef2eb060 [file] [log] [blame]
Uwe Kleine-König3cdd5442010-01-08 16:02:30 +01001#ifndef __MACH_MX35_H__
2#define __MACH_MX35_H__
Eric Bénard67520f32010-10-08 16:00:10 +02003
Sascha Hauerc0a5f852009-02-02 14:11:54 +01004/*
5 * IRAM
6 */
7#define MX35_IRAM_BASE_ADDR 0x10000000 /* internal ram */
Uwe Kleine-Königae55326a2009-11-12 21:47:57 +01008#define MX35_IRAM_SIZE SZ_128K
Sascha Hauerc0a5f852009-02-02 14:11:54 +01009
Uwe Kleine-König3f92a8b2009-11-13 21:25:01 +010010#define MX35_L2CC_BASE_ADDR 0x30000000
11#define MX35_L2CC_SIZE SZ_1M
12
13#define MX35_AIPS1_BASE_ADDR 0x43f00000
Uwe Kleine-König3f92a8b2009-11-13 21:25:01 +010014#define MX35_AIPS1_SIZE SZ_1M
15#define MX35_MAX_BASE_ADDR (MX35_AIPS1_BASE_ADDR + 0x04000)
16#define MX35_EVTMON_BASE_ADDR (MX35_AIPS1_BASE_ADDR + 0x08000)
17#define MX35_CLKCTL_BASE_ADDR (MX35_AIPS1_BASE_ADDR + 0x0c000)
18#define MX35_ETB_SLOT4_BASE_ADDR (MX35_AIPS1_BASE_ADDR + 0x10000)
19#define MX35_ETB_SLOT5_BASE_ADDR (MX35_AIPS1_BASE_ADDR + 0x14000)
20#define MX35_ECT_CTIO_BASE_ADDR (MX35_AIPS1_BASE_ADDR + 0x18000)
Uwe Kleine-König7cdc8fa2010-06-16 19:25:34 +020021#define MX35_I2C1_BASE_ADDR (MX35_AIPS1_BASE_ADDR + 0x80000)
Uwe Kleine-König3f92a8b2009-11-13 21:25:01 +010022#define MX35_I2C3_BASE_ADDR (MX35_AIPS1_BASE_ADDR + 0x84000)
23#define MX35_UART1_BASE_ADDR (MX35_AIPS1_BASE_ADDR + 0x90000)
24#define MX35_UART2_BASE_ADDR (MX35_AIPS1_BASE_ADDR + 0x94000)
25#define MX35_I2C2_BASE_ADDR (MX35_AIPS1_BASE_ADDR + 0x98000)
26#define MX35_OWIRE_BASE_ADDR (MX35_AIPS1_BASE_ADDR + 0x9c000)
27#define MX35_SSI1_BASE_ADDR (MX35_AIPS1_BASE_ADDR + 0xa0000)
28#define MX35_CSPI1_BASE_ADDR (MX35_AIPS1_BASE_ADDR + 0xa4000)
29#define MX35_KPP_BASE_ADDR (MX35_AIPS1_BASE_ADDR + 0xa8000)
30#define MX35_IOMUXC_BASE_ADDR (MX35_AIPS1_BASE_ADDR + 0xac000)
31#define MX35_ECT_IP1_BASE_ADDR (MX35_AIPS1_BASE_ADDR + 0xb8000)
32#define MX35_ECT_IP2_BASE_ADDR (MX35_AIPS1_BASE_ADDR + 0xbc000)
33
34#define MX35_SPBA0_BASE_ADDR 0x50000000
Uwe Kleine-König3f92a8b2009-11-13 21:25:01 +010035#define MX35_SPBA0_SIZE SZ_1M
36#define MX35_UART3_BASE_ADDR (MX35_SPBA0_BASE_ADDR + 0x0c000)
37#define MX35_CSPI2_BASE_ADDR (MX35_SPBA0_BASE_ADDR + 0x10000)
38#define MX35_SSI2_BASE_ADDR (MX35_SPBA0_BASE_ADDR + 0x14000)
Fabio Estevam236c4e82011-08-23 17:18:06 -030039#define MX35_ATA_BASE_ADDR (MX35_SPBA0_BASE_ADDR + 0x20000)
Uwe Kleine-König3f92a8b2009-11-13 21:25:01 +010040#define MX35_MSHC1_BASE_ADDR (MX35_SPBA0_BASE_ADDR + 0x24000)
Uwe Kleine-Königae55326a2009-11-12 21:47:57 +010041#define MX35_FEC_BASE_ADDR 0x50038000
Uwe Kleine-König3f92a8b2009-11-13 21:25:01 +010042#define MX35_SPBA_CTRL_BASE_ADDR (MX35_SPBA0_BASE_ADDR + 0x3c000)
43
44#define MX35_AIPS2_BASE_ADDR 0x53f00000
Uwe Kleine-König3f92a8b2009-11-13 21:25:01 +010045#define MX35_AIPS2_SIZE SZ_1M
46#define MX35_CCM_BASE_ADDR (MX35_AIPS2_BASE_ADDR + 0x80000)
47#define MX35_GPT1_BASE_ADDR (MX35_AIPS2_BASE_ADDR + 0x90000)
48#define MX35_EPIT1_BASE_ADDR (MX35_AIPS2_BASE_ADDR + 0x94000)
49#define MX35_EPIT2_BASE_ADDR (MX35_AIPS2_BASE_ADDR + 0x98000)
50#define MX35_GPIO3_BASE_ADDR (MX35_AIPS2_BASE_ADDR + 0xa4000)
51#define MX35_SCC_BASE_ADDR (MX35_AIPS2_BASE_ADDR + 0xac000)
52#define MX35_RNGA_BASE_ADDR (MX35_AIPS2_BASE_ADDR + 0xb0000)
Wolfram Sang774305d2010-10-11 12:55:22 +020053#define MX35_ESDHC1_BASE_ADDR (MX35_AIPS2_BASE_ADDR + 0xb4000)
54#define MX35_ESDHC2_BASE_ADDR (MX35_AIPS2_BASE_ADDR + 0xb8000)
55#define MX35_ESDHC3_BASE_ADDR (MX35_AIPS2_BASE_ADDR + 0xbc000)
Uwe Kleine-König3f92a8b2009-11-13 21:25:01 +010056#define MX35_IPU_CTRL_BASE_ADDR (MX35_AIPS2_BASE_ADDR + 0xc0000)
57#define MX35_AUDMUX_BASE_ADDR (MX35_AIPS2_BASE_ADDR + 0xc4000)
58#define MX35_GPIO1_BASE_ADDR (MX35_AIPS2_BASE_ADDR + 0xcc000)
59#define MX35_GPIO2_BASE_ADDR (MX35_AIPS2_BASE_ADDR + 0xd0000)
60#define MX35_SDMA_BASE_ADDR (MX35_AIPS2_BASE_ADDR + 0xd4000)
61#define MX35_RTC_BASE_ADDR (MX35_AIPS2_BASE_ADDR + 0xd8000)
62#define MX35_WDOG_BASE_ADDR (MX35_AIPS2_BASE_ADDR + 0xdc000)
63#define MX35_PWM_BASE_ADDR (MX35_AIPS2_BASE_ADDR + 0xe0000)
Marc Kleine-Buddea7d945a2010-07-22 11:41:56 +020064#define MX35_CAN1_BASE_ADDR (MX35_AIPS2_BASE_ADDR + 0xe4000)
65#define MX35_CAN2_BASE_ADDR (MX35_AIPS2_BASE_ADDR + 0xe8000)
Uwe Kleine-König3f92a8b2009-11-13 21:25:01 +010066#define MX35_RTIC_BASE_ADDR (MX35_AIPS2_BASE_ADDR + 0xec000)
Eric Bénard67520f32010-10-08 16:00:10 +020067#define MX35_IIM_BASE_ADDR (MX35_AIPS2_BASE_ADDR + 0xf0000)
Uwe Kleine-König9e1dde32010-11-12 16:40:06 +010068#define MX35_USB_BASE_ADDR (MX35_AIPS2_BASE_ADDR + 0xf4000)
69#define MX35_USB_OTG_BASE_ADDR (MX35_USB_BASE_ADDR + 0x0000)
70/*
71 * The Reference Manual (IMX35RM, Rev. 2, 3/2009) claims an offset of 0x200 for
72 * HS. When host support was implemented only a preliminary document was
73 * available, which told 0x400. This works fine.
74 */
75#define MX35_USB_HS_BASE_ADDR (MX35_USB_BASE_ADDR + 0x0400)
Uwe Kleine-König3f92a8b2009-11-13 21:25:01 +010076
77#define MX35_ROMP_BASE_ADDR 0x60000000
Uwe Kleine-König3f92a8b2009-11-13 21:25:01 +010078#define MX35_ROMP_SIZE SZ_1M
79
80#define MX35_AVIC_BASE_ADDR 0x68000000
Uwe Kleine-König3f92a8b2009-11-13 21:25:01 +010081#define MX35_AVIC_SIZE SZ_1M
82
83/*
84 * Memory regions and CS
85 */
86#define MX35_IPU_MEM_BASE_ADDR 0x70000000
87#define MX35_CSD0_BASE_ADDR 0x80000000
88#define MX35_CSD1_BASE_ADDR 0x90000000
89
90#define MX35_CS0_BASE_ADDR 0xa0000000
91#define MX35_CS1_BASE_ADDR 0xa8000000
92#define MX35_CS2_BASE_ADDR 0xb0000000
93#define MX35_CS3_BASE_ADDR 0xb2000000
94
95#define MX35_CS4_BASE_ADDR 0xb4000000
Uwe Kleine-Königa9963142010-10-25 15:44:25 +020096#define MX35_CS4_BASE_ADDR_VIRT 0xf6000000
Uwe Kleine-König3f92a8b2009-11-13 21:25:01 +010097#define MX35_CS4_SIZE SZ_32M
98
99#define MX35_CS5_BASE_ADDR 0xb6000000
Uwe Kleine-Königa9963142010-10-25 15:44:25 +0200100#define MX35_CS5_BASE_ADDR_VIRT 0xf8000000
Uwe Kleine-König3f92a8b2009-11-13 21:25:01 +0100101#define MX35_CS5_SIZE SZ_32M
102
103/*
104 * NAND, SDRAM, WEIM, M3IF, EMI controllers
105 */
106#define MX35_X_MEMC_BASE_ADDR 0xb8000000
Uwe Kleine-König3f92a8b2009-11-13 21:25:01 +0100107#define MX35_X_MEMC_SIZE SZ_64K
108#define MX35_ESDCTL_BASE_ADDR (MX35_X_MEMC_BASE_ADDR + 0x1000)
109#define MX35_WEIM_BASE_ADDR (MX35_X_MEMC_BASE_ADDR + 0x2000)
110#define MX35_M3IF_BASE_ADDR (MX35_X_MEMC_BASE_ADDR + 0x3000)
111#define MX35_EMI_CTL_BASE_ADDR (MX35_X_MEMC_BASE_ADDR + 0x4000)
112#define MX35_PCMCIA_CTL_BASE_ADDR MX35_EMI_CTL_BASE_ADDR
113
Uwe Kleine-Königae55326a2009-11-12 21:47:57 +0100114#define MX35_NFC_BASE_ADDR 0xbb000000
Uwe Kleine-König3f92a8b2009-11-13 21:25:01 +0100115#define MX35_PCMCIA_MEM_BASE_ADDR 0xbc000000
Sascha Hauerc0a5f852009-02-02 14:11:54 +0100116
Uwe Kleine-Königa9963142010-10-25 15:44:25 +0200117#define MX35_IO_P2V(x) IMX_IO_P2V(x)
Uwe Kleine-Königf5d7a132010-10-25 11:40:30 +0200118#define MX35_IO_ADDRESS(x) IOMEM(MX35_IO_P2V(x))
Uwe Kleine-König6ef9af62009-12-16 19:07:20 +0100119
Sascha Hauerc0a5f852009-02-02 14:11:54 +0100120/*
121 * Interrupt numbers
122 */
Uwe Kleine-Königae55326a2009-11-12 21:47:57 +0100123#define MX35_INT_OWIRE 2
Uwe Kleine-König3f92a8b2009-11-13 21:25:01 +0100124#define MX35_INT_I2C3 3
125#define MX35_INT_I2C2 4
126#define MX35_INT_RTIC 6
Eric Bénardc0745122010-10-12 13:12:32 +0200127#define MX35_INT_ESDHC1 7
128#define MX35_INT_ESDHC2 8
129#define MX35_INT_ESDHC3 9
Uwe Kleine-König7cdc8fa2010-06-16 19:25:34 +0200130#define MX35_INT_I2C1 10
Sascha Hauerc0a5f852009-02-02 14:11:54 +0100131#define MX35_INT_SSI1 11
132#define MX35_INT_SSI2 12
Uwe Kleine-König3f92a8b2009-11-13 21:25:01 +0100133#define MX35_INT_CSPI2 13
134#define MX35_INT_CSPI1 14
135#define MX35_INT_ATA 15
Uwe Kleine-Königae55326a2009-11-12 21:47:57 +0100136#define MX35_INT_GPU2D 16
137#define MX35_INT_ASRC 17
Uwe Kleine-König3f92a8b2009-11-13 21:25:01 +0100138#define MX35_INT_UART3 18
139#define MX35_INT_IIM 19
140#define MX35_INT_RNGA 22
141#define MX35_INT_EVTMON 23
142#define MX35_INT_KPP 24
143#define MX35_INT_RTC 25
144#define MX35_INT_PWM 26
145#define MX35_INT_EPIT2 27
146#define MX35_INT_EPIT1 28
147#define MX35_INT_GPT 29
148#define MX35_INT_POWER_FAIL 30
149#define MX35_INT_UART2 32
Uwe Kleine-König00b57bf2010-08-23 11:25:52 +0200150#define MX35_INT_NFC 33
Uwe Kleine-König3f92a8b2009-11-13 21:25:01 +0100151#define MX35_INT_SDMA 34
Uwe Kleine-König9e1dde32010-11-12 16:40:06 +0100152#define MX35_INT_USB_HS 35
153#define MX35_INT_USB_OTG 37
Uwe Kleine-König3f92a8b2009-11-13 21:25:01 +0100154#define MX35_INT_MSHC1 39
Uwe Kleine-Königae55326a2009-11-12 21:47:57 +0100155#define MX35_INT_ESAI 40
Uwe Kleine-König3f92a8b2009-11-13 21:25:01 +0100156#define MX35_INT_IPU_ERR 41
157#define MX35_INT_IPU_SYN 42
Uwe Kleine-Königae55326a2009-11-12 21:47:57 +0100158#define MX35_INT_CAN1 43
159#define MX35_INT_CAN2 44
Uwe Kleine-König3f92a8b2009-11-13 21:25:01 +0100160#define MX35_INT_UART1 45
Uwe Kleine-Königae55326a2009-11-12 21:47:57 +0100161#define MX35_INT_MLB 46
162#define MX35_INT_SPDIF 47
Uwe Kleine-König3f92a8b2009-11-13 21:25:01 +0100163#define MX35_INT_ECT 48
164#define MX35_INT_SCC_SCM 49
165#define MX35_INT_SCC_SMN 50
166#define MX35_INT_GPIO2 51
167#define MX35_INT_GPIO1 52
168#define MX35_INT_WDOG 55
169#define MX35_INT_GPIO3 56
Uwe Kleine-Königae55326a2009-11-12 21:47:57 +0100170#define MX35_INT_FEC 57
Uwe Kleine-König3f92a8b2009-11-13 21:25:01 +0100171#define MX35_INT_EXT_POWER 58
172#define MX35_INT_EXT_TEMPER 59
173#define MX35_INT_EXT_SENSOR60 60
174#define MX35_INT_EXT_SENSOR61 61
175#define MX35_INT_EXT_WDOG 62
176#define MX35_INT_EXT_TV 63
177
Uwe Kleine-König4697bb92010-08-25 17:37:45 +0200178#define MX35_DMA_REQ_SSI2_RX1 22
179#define MX35_DMA_REQ_SSI2_TX1 23
180#define MX35_DMA_REQ_SSI2_RX0 24
181#define MX35_DMA_REQ_SSI2_TX0 25
182#define MX35_DMA_REQ_SSI1_RX1 26
183#define MX35_DMA_REQ_SSI1_TX1 27
184#define MX35_DMA_REQ_SSI1_RX0 28
185#define MX35_DMA_REQ_SSI1_TX0 29
186
Uwe Kleine-König3f92a8b2009-11-13 21:25:01 +0100187#define MX35_PROD_SIGNATURE 0x1 /* For MX31 */
188
Uwe Kleine-König3cdd5442010-01-08 16:02:30 +0100189#endif /* ifndef __MACH_MX35_H__ */