blob: b616d34922d8b1a3137d372f41483118577679e0 [file] [log] [blame]
Jingoo Han4b1ced82013-07-31 17:14:10 +09001/*
2 * PCIe host controller driver for Samsung EXYNOS SoCs
3 *
4 * Copyright (C) 2013 Samsung Electronics Co., Ltd.
5 * http://www.samsung.com
6 *
7 * Author: Jingoo Han <jg1.han@samsung.com>
8 *
9 * This program is free software; you can redistribute it and/or modify
10 * it under the terms of the GNU General Public License version 2 as
11 * published by the Free Software Foundation.
12 */
13
14#include <linux/clk.h>
15#include <linux/delay.h>
16#include <linux/gpio.h>
17#include <linux/interrupt.h>
18#include <linux/kernel.h>
19#include <linux/module.h>
20#include <linux/of_gpio.h>
21#include <linux/pci.h>
22#include <linux/platform_device.h>
23#include <linux/resource.h>
24#include <linux/signal.h>
25#include <linux/types.h>
26
27#include "pcie-designware.h"
28
29#define to_exynos_pcie(x) container_of(x, struct exynos_pcie, pp)
30
31struct exynos_pcie {
32 void __iomem *elbi_base;
33 void __iomem *phy_base;
34 void __iomem *block_base;
35 int reset_gpio;
36 struct clk *clk;
37 struct clk *bus_clk;
38 struct pcie_port pp;
39};
40
41/* PCIe ELBI registers */
42#define PCIE_IRQ_PULSE 0x000
43#define IRQ_INTA_ASSERT (0x1 << 0)
44#define IRQ_INTB_ASSERT (0x1 << 2)
45#define IRQ_INTC_ASSERT (0x1 << 4)
46#define IRQ_INTD_ASSERT (0x1 << 6)
47#define PCIE_IRQ_LEVEL 0x004
48#define PCIE_IRQ_SPECIAL 0x008
49#define PCIE_IRQ_EN_PULSE 0x00c
50#define PCIE_IRQ_EN_LEVEL 0x010
Jingoo Hanf342d942013-09-06 15:54:59 +090051#define IRQ_MSI_ENABLE (0x1 << 2)
Jingoo Han4b1ced82013-07-31 17:14:10 +090052#define PCIE_IRQ_EN_SPECIAL 0x014
53#define PCIE_PWR_RESET 0x018
54#define PCIE_CORE_RESET 0x01c
55#define PCIE_CORE_RESET_ENABLE (0x1 << 0)
56#define PCIE_STICKY_RESET 0x020
57#define PCIE_NONSTICKY_RESET 0x024
58#define PCIE_APP_INIT_RESET 0x028
59#define PCIE_APP_LTSSM_ENABLE 0x02c
60#define PCIE_ELBI_RDLH_LINKUP 0x064
61#define PCIE_ELBI_LTSSM_ENABLE 0x1
62#define PCIE_ELBI_SLV_AWMISC 0x11c
63#define PCIE_ELBI_SLV_ARMISC 0x120
64#define PCIE_ELBI_SLV_DBI_ENABLE (0x1 << 21)
65
66/* PCIe Purple registers */
67#define PCIE_PHY_GLOBAL_RESET 0x000
68#define PCIE_PHY_COMMON_RESET 0x004
69#define PCIE_PHY_CMN_REG 0x008
70#define PCIE_PHY_MAC_RESET 0x00c
71#define PCIE_PHY_PLL_LOCKED 0x010
72#define PCIE_PHY_TRSVREG_RESET 0x020
73#define PCIE_PHY_TRSV_RESET 0x024
74
75/* PCIe PHY registers */
76#define PCIE_PHY_IMPEDANCE 0x004
77#define PCIE_PHY_PLL_DIV_0 0x008
78#define PCIE_PHY_PLL_BIAS 0x00c
79#define PCIE_PHY_DCC_FEEDBACK 0x014
80#define PCIE_PHY_PLL_DIV_1 0x05c
Jingoo Hanf62b8782013-09-06 17:21:45 +090081#define PCIE_PHY_COMMON_POWER 0x064
82#define PCIE_PHY_COMMON_PD_CMN (0x1 << 3)
Jingoo Han4b1ced82013-07-31 17:14:10 +090083#define PCIE_PHY_TRSV0_EMP_LVL 0x084
84#define PCIE_PHY_TRSV0_DRV_LVL 0x088
85#define PCIE_PHY_TRSV0_RXCDR 0x0ac
Jingoo Hanf62b8782013-09-06 17:21:45 +090086#define PCIE_PHY_TRSV0_POWER 0x0c4
87#define PCIE_PHY_TRSV0_PD_TSV (0x1 << 7)
Jingoo Han4b1ced82013-07-31 17:14:10 +090088#define PCIE_PHY_TRSV0_LVCC 0x0dc
89#define PCIE_PHY_TRSV1_EMP_LVL 0x144
90#define PCIE_PHY_TRSV1_RXCDR 0x16c
Jingoo Hanf62b8782013-09-06 17:21:45 +090091#define PCIE_PHY_TRSV1_POWER 0x184
92#define PCIE_PHY_TRSV1_PD_TSV (0x1 << 7)
Jingoo Han4b1ced82013-07-31 17:14:10 +090093#define PCIE_PHY_TRSV1_LVCC 0x19c
94#define PCIE_PHY_TRSV2_EMP_LVL 0x204
95#define PCIE_PHY_TRSV2_RXCDR 0x22c
Jingoo Hanf62b8782013-09-06 17:21:45 +090096#define PCIE_PHY_TRSV2_POWER 0x244
97#define PCIE_PHY_TRSV2_PD_TSV (0x1 << 7)
Jingoo Han4b1ced82013-07-31 17:14:10 +090098#define PCIE_PHY_TRSV2_LVCC 0x25c
99#define PCIE_PHY_TRSV3_EMP_LVL 0x2c4
100#define PCIE_PHY_TRSV3_RXCDR 0x2ec
Jingoo Hanf62b8782013-09-06 17:21:45 +0900101#define PCIE_PHY_TRSV3_POWER 0x304
102#define PCIE_PHY_TRSV3_PD_TSV (0x1 << 7)
Jingoo Han4b1ced82013-07-31 17:14:10 +0900103#define PCIE_PHY_TRSV3_LVCC 0x31c
104
Seungwon Jeon058dd012013-08-29 21:35:56 +0900105static inline void exynos_elb_writel(struct exynos_pcie *pcie, u32 val, u32 reg)
106{
107 writel(val, pcie->elbi_base + reg);
108}
109
110static inline u32 exynos_elb_readl(struct exynos_pcie *pcie, u32 reg)
111{
112 return readl(pcie->elbi_base + reg);
113}
114
115static inline void exynos_phy_writel(struct exynos_pcie *pcie, u32 val, u32 reg)
116{
117 writel(val, pcie->phy_base + reg);
118}
119
120static inline u32 exynos_phy_readl(struct exynos_pcie *pcie, u32 reg)
121{
122 return readl(pcie->phy_base + reg);
123}
124
125static inline void exynos_blk_writel(struct exynos_pcie *pcie, u32 val, u32 reg)
126{
127 writel(val, pcie->block_base + reg);
128}
129
130static inline u32 exynos_blk_readl(struct exynos_pcie *pcie, u32 reg)
131{
132 return readl(pcie->block_base + reg);
133}
134
Jingoo Han4b1ced82013-07-31 17:14:10 +0900135static void exynos_pcie_sideband_dbi_w_mode(struct pcie_port *pp, bool on)
136{
137 u32 val;
138 struct exynos_pcie *exynos_pcie = to_exynos_pcie(pp);
139
140 if (on) {
Seungwon Jeon058dd012013-08-29 21:35:56 +0900141 val = exynos_elb_readl(exynos_pcie, PCIE_ELBI_SLV_AWMISC);
Jingoo Han4b1ced82013-07-31 17:14:10 +0900142 val |= PCIE_ELBI_SLV_DBI_ENABLE;
Seungwon Jeon058dd012013-08-29 21:35:56 +0900143 exynos_elb_writel(exynos_pcie, val, PCIE_ELBI_SLV_AWMISC);
Jingoo Han4b1ced82013-07-31 17:14:10 +0900144 } else {
Seungwon Jeon058dd012013-08-29 21:35:56 +0900145 val = exynos_elb_readl(exynos_pcie, PCIE_ELBI_SLV_AWMISC);
Jingoo Han4b1ced82013-07-31 17:14:10 +0900146 val &= ~PCIE_ELBI_SLV_DBI_ENABLE;
Seungwon Jeon058dd012013-08-29 21:35:56 +0900147 exynos_elb_writel(exynos_pcie, val, PCIE_ELBI_SLV_AWMISC);
Jingoo Han4b1ced82013-07-31 17:14:10 +0900148 }
149}
150
151static void exynos_pcie_sideband_dbi_r_mode(struct pcie_port *pp, bool on)
152{
153 u32 val;
154 struct exynos_pcie *exynos_pcie = to_exynos_pcie(pp);
155
156 if (on) {
Seungwon Jeon058dd012013-08-29 21:35:56 +0900157 val = exynos_elb_readl(exynos_pcie, PCIE_ELBI_SLV_ARMISC);
Jingoo Han4b1ced82013-07-31 17:14:10 +0900158 val |= PCIE_ELBI_SLV_DBI_ENABLE;
Seungwon Jeon058dd012013-08-29 21:35:56 +0900159 exynos_elb_writel(exynos_pcie, val, PCIE_ELBI_SLV_ARMISC);
Jingoo Han4b1ced82013-07-31 17:14:10 +0900160 } else {
Seungwon Jeon058dd012013-08-29 21:35:56 +0900161 val = exynos_elb_readl(exynos_pcie, PCIE_ELBI_SLV_ARMISC);
Jingoo Han4b1ced82013-07-31 17:14:10 +0900162 val &= ~PCIE_ELBI_SLV_DBI_ENABLE;
Seungwon Jeon058dd012013-08-29 21:35:56 +0900163 exynos_elb_writel(exynos_pcie, val, PCIE_ELBI_SLV_ARMISC);
Jingoo Han4b1ced82013-07-31 17:14:10 +0900164 }
165}
166
167static void exynos_pcie_assert_core_reset(struct pcie_port *pp)
168{
169 u32 val;
170 struct exynos_pcie *exynos_pcie = to_exynos_pcie(pp);
Jingoo Han4b1ced82013-07-31 17:14:10 +0900171
Seungwon Jeon058dd012013-08-29 21:35:56 +0900172 val = exynos_elb_readl(exynos_pcie, PCIE_CORE_RESET);
Jingoo Han4b1ced82013-07-31 17:14:10 +0900173 val &= ~PCIE_CORE_RESET_ENABLE;
Seungwon Jeon058dd012013-08-29 21:35:56 +0900174 exynos_elb_writel(exynos_pcie, val, PCIE_CORE_RESET);
175 exynos_elb_writel(exynos_pcie, 0, PCIE_PWR_RESET);
176 exynos_elb_writel(exynos_pcie, 0, PCIE_STICKY_RESET);
177 exynos_elb_writel(exynos_pcie, 0, PCIE_NONSTICKY_RESET);
Jingoo Han4b1ced82013-07-31 17:14:10 +0900178}
179
180static void exynos_pcie_deassert_core_reset(struct pcie_port *pp)
181{
182 u32 val;
183 struct exynos_pcie *exynos_pcie = to_exynos_pcie(pp);
Jingoo Han4b1ced82013-07-31 17:14:10 +0900184
Seungwon Jeon058dd012013-08-29 21:35:56 +0900185 val = exynos_elb_readl(exynos_pcie, PCIE_CORE_RESET);
Jingoo Han4b1ced82013-07-31 17:14:10 +0900186 val |= PCIE_CORE_RESET_ENABLE;
Seungwon Jeon058dd012013-08-29 21:35:56 +0900187
188 exynos_elb_writel(exynos_pcie, val, PCIE_CORE_RESET);
189 exynos_elb_writel(exynos_pcie, 1, PCIE_STICKY_RESET);
190 exynos_elb_writel(exynos_pcie, 1, PCIE_NONSTICKY_RESET);
191 exynos_elb_writel(exynos_pcie, 1, PCIE_APP_INIT_RESET);
192 exynos_elb_writel(exynos_pcie, 0, PCIE_APP_INIT_RESET);
193 exynos_blk_writel(exynos_pcie, 1, PCIE_PHY_MAC_RESET);
Jingoo Han4b1ced82013-07-31 17:14:10 +0900194}
195
196static void exynos_pcie_assert_phy_reset(struct pcie_port *pp)
197{
198 struct exynos_pcie *exynos_pcie = to_exynos_pcie(pp);
Jingoo Han4b1ced82013-07-31 17:14:10 +0900199
Seungwon Jeon058dd012013-08-29 21:35:56 +0900200 exynos_blk_writel(exynos_pcie, 0, PCIE_PHY_MAC_RESET);
201 exynos_blk_writel(exynos_pcie, 1, PCIE_PHY_GLOBAL_RESET);
Jingoo Han4b1ced82013-07-31 17:14:10 +0900202}
203
204static void exynos_pcie_deassert_phy_reset(struct pcie_port *pp)
205{
206 struct exynos_pcie *exynos_pcie = to_exynos_pcie(pp);
Jingoo Han4b1ced82013-07-31 17:14:10 +0900207
Seungwon Jeon058dd012013-08-29 21:35:56 +0900208 exynos_blk_writel(exynos_pcie, 0, PCIE_PHY_GLOBAL_RESET);
209 exynos_elb_writel(exynos_pcie, 1, PCIE_PWR_RESET);
210 exynos_blk_writel(exynos_pcie, 0, PCIE_PHY_COMMON_RESET);
211 exynos_blk_writel(exynos_pcie, 0, PCIE_PHY_CMN_REG);
212 exynos_blk_writel(exynos_pcie, 0, PCIE_PHY_TRSVREG_RESET);
213 exynos_blk_writel(exynos_pcie, 0, PCIE_PHY_TRSV_RESET);
Jingoo Han4b1ced82013-07-31 17:14:10 +0900214}
215
Jingoo Hanf62b8782013-09-06 17:21:45 +0900216static void exynos_pcie_power_on_phy(struct pcie_port *pp)
217{
218 u32 val;
219 struct exynos_pcie *exynos_pcie = to_exynos_pcie(pp);
220
221 val = exynos_phy_readl(exynos_pcie, PCIE_PHY_COMMON_POWER);
222 val &= ~PCIE_PHY_COMMON_PD_CMN;
223 exynos_phy_writel(exynos_pcie, val, PCIE_PHY_COMMON_POWER);
224
225 val = exynos_phy_readl(exynos_pcie, PCIE_PHY_TRSV0_POWER);
226 val &= ~PCIE_PHY_TRSV0_PD_TSV;
227 exynos_phy_writel(exynos_pcie, val, PCIE_PHY_TRSV0_POWER);
228
229 val = exynos_phy_readl(exynos_pcie, PCIE_PHY_TRSV1_POWER);
230 val &= ~PCIE_PHY_TRSV1_PD_TSV;
231 exynos_phy_writel(exynos_pcie, val, PCIE_PHY_TRSV1_POWER);
232
233 val = exynos_phy_readl(exynos_pcie, PCIE_PHY_TRSV2_POWER);
234 val &= ~PCIE_PHY_TRSV2_PD_TSV;
235 exynos_phy_writel(exynos_pcie, val, PCIE_PHY_TRSV2_POWER);
236
237 val = exynos_phy_readl(exynos_pcie, PCIE_PHY_TRSV3_POWER);
238 val &= ~PCIE_PHY_TRSV3_PD_TSV;
239 exynos_phy_writel(exynos_pcie, val, PCIE_PHY_TRSV3_POWER);
240}
241
242static void exynos_pcie_power_off_phy(struct pcie_port *pp)
243{
244 u32 val;
245 struct exynos_pcie *exynos_pcie = to_exynos_pcie(pp);
246
247 val = exynos_phy_readl(exynos_pcie, PCIE_PHY_COMMON_POWER);
248 val |= PCIE_PHY_COMMON_PD_CMN;
249 exynos_phy_writel(exynos_pcie, val, PCIE_PHY_COMMON_POWER);
250
251 val = exynos_phy_readl(exynos_pcie, PCIE_PHY_TRSV0_POWER);
252 val |= PCIE_PHY_TRSV0_PD_TSV;
253 exynos_phy_writel(exynos_pcie, val, PCIE_PHY_TRSV0_POWER);
254
255 val = exynos_phy_readl(exynos_pcie, PCIE_PHY_TRSV1_POWER);
256 val |= PCIE_PHY_TRSV1_PD_TSV;
257 exynos_phy_writel(exynos_pcie, val, PCIE_PHY_TRSV1_POWER);
258
259 val = exynos_phy_readl(exynos_pcie, PCIE_PHY_TRSV2_POWER);
260 val |= PCIE_PHY_TRSV2_PD_TSV;
261 exynos_phy_writel(exynos_pcie, val, PCIE_PHY_TRSV2_POWER);
262
263 val = exynos_phy_readl(exynos_pcie, PCIE_PHY_TRSV3_POWER);
264 val |= PCIE_PHY_TRSV3_PD_TSV;
265 exynos_phy_writel(exynos_pcie, val, PCIE_PHY_TRSV3_POWER);
266}
267
Jingoo Han4b1ced82013-07-31 17:14:10 +0900268static void exynos_pcie_init_phy(struct pcie_port *pp)
269{
270 struct exynos_pcie *exynos_pcie = to_exynos_pcie(pp);
Jingoo Han4b1ced82013-07-31 17:14:10 +0900271
272 /* DCC feedback control off */
Seungwon Jeon058dd012013-08-29 21:35:56 +0900273 exynos_phy_writel(exynos_pcie, 0x29, PCIE_PHY_DCC_FEEDBACK);
Jingoo Han4b1ced82013-07-31 17:14:10 +0900274
275 /* set TX/RX impedance */
Seungwon Jeon058dd012013-08-29 21:35:56 +0900276 exynos_phy_writel(exynos_pcie, 0xd5, PCIE_PHY_IMPEDANCE);
Jingoo Han4b1ced82013-07-31 17:14:10 +0900277
278 /* set 50Mhz PHY clock */
Seungwon Jeon058dd012013-08-29 21:35:56 +0900279 exynos_phy_writel(exynos_pcie, 0x14, PCIE_PHY_PLL_DIV_0);
280 exynos_phy_writel(exynos_pcie, 0x12, PCIE_PHY_PLL_DIV_1);
Jingoo Han4b1ced82013-07-31 17:14:10 +0900281
282 /* set TX Differential output for lane 0 */
Seungwon Jeon058dd012013-08-29 21:35:56 +0900283 exynos_phy_writel(exynos_pcie, 0x7f, PCIE_PHY_TRSV0_DRV_LVL);
Jingoo Han4b1ced82013-07-31 17:14:10 +0900284
285 /* set TX Pre-emphasis Level Control for lane 0 to minimum */
Seungwon Jeon058dd012013-08-29 21:35:56 +0900286 exynos_phy_writel(exynos_pcie, 0x0, PCIE_PHY_TRSV0_EMP_LVL);
Jingoo Han4b1ced82013-07-31 17:14:10 +0900287
288 /* set RX clock and data recovery bandwidth */
Seungwon Jeon058dd012013-08-29 21:35:56 +0900289 exynos_phy_writel(exynos_pcie, 0xe7, PCIE_PHY_PLL_BIAS);
290 exynos_phy_writel(exynos_pcie, 0x82, PCIE_PHY_TRSV0_RXCDR);
291 exynos_phy_writel(exynos_pcie, 0x82, PCIE_PHY_TRSV1_RXCDR);
292 exynos_phy_writel(exynos_pcie, 0x82, PCIE_PHY_TRSV2_RXCDR);
293 exynos_phy_writel(exynos_pcie, 0x82, PCIE_PHY_TRSV3_RXCDR);
Jingoo Han4b1ced82013-07-31 17:14:10 +0900294
295 /* change TX Pre-emphasis Level Control for lanes */
Seungwon Jeon058dd012013-08-29 21:35:56 +0900296 exynos_phy_writel(exynos_pcie, 0x39, PCIE_PHY_TRSV0_EMP_LVL);
297 exynos_phy_writel(exynos_pcie, 0x39, PCIE_PHY_TRSV1_EMP_LVL);
298 exynos_phy_writel(exynos_pcie, 0x39, PCIE_PHY_TRSV2_EMP_LVL);
299 exynos_phy_writel(exynos_pcie, 0x39, PCIE_PHY_TRSV3_EMP_LVL);
Jingoo Han4b1ced82013-07-31 17:14:10 +0900300
301 /* set LVCC */
Seungwon Jeon058dd012013-08-29 21:35:56 +0900302 exynos_phy_writel(exynos_pcie, 0x20, PCIE_PHY_TRSV0_LVCC);
303 exynos_phy_writel(exynos_pcie, 0xa0, PCIE_PHY_TRSV1_LVCC);
304 exynos_phy_writel(exynos_pcie, 0xa0, PCIE_PHY_TRSV2_LVCC);
305 exynos_phy_writel(exynos_pcie, 0xa0, PCIE_PHY_TRSV3_LVCC);
Jingoo Han4b1ced82013-07-31 17:14:10 +0900306}
307
308static void exynos_pcie_assert_reset(struct pcie_port *pp)
309{
310 struct exynos_pcie *exynos_pcie = to_exynos_pcie(pp);
311
312 if (exynos_pcie->reset_gpio >= 0)
313 devm_gpio_request_one(pp->dev, exynos_pcie->reset_gpio,
314 GPIOF_OUT_INIT_HIGH, "RESET");
315 return;
316}
317
318static int exynos_pcie_establish_link(struct pcie_port *pp)
319{
320 u32 val;
321 int count = 0;
322 struct exynos_pcie *exynos_pcie = to_exynos_pcie(pp);
Jingoo Han4b1ced82013-07-31 17:14:10 +0900323
324 if (dw_pcie_link_up(pp)) {
325 dev_err(pp->dev, "Link already up\n");
326 return 0;
327 }
328
329 /* assert reset signals */
330 exynos_pcie_assert_core_reset(pp);
331 exynos_pcie_assert_phy_reset(pp);
332
333 /* de-assert phy reset */
334 exynos_pcie_deassert_phy_reset(pp);
335
Jingoo Hanf62b8782013-09-06 17:21:45 +0900336 /* power on phy */
337 exynos_pcie_power_on_phy(pp);
338
Jingoo Han4b1ced82013-07-31 17:14:10 +0900339 /* initialize phy */
340 exynos_pcie_init_phy(pp);
341
342 /* pulse for common reset */
Seungwon Jeon058dd012013-08-29 21:35:56 +0900343 exynos_blk_writel(exynos_pcie, 1, PCIE_PHY_COMMON_RESET);
Jingoo Han4b1ced82013-07-31 17:14:10 +0900344 udelay(500);
Seungwon Jeon058dd012013-08-29 21:35:56 +0900345 exynos_blk_writel(exynos_pcie, 0, PCIE_PHY_COMMON_RESET);
Jingoo Han4b1ced82013-07-31 17:14:10 +0900346
347 /* de-assert core reset */
348 exynos_pcie_deassert_core_reset(pp);
349
350 /* setup root complex */
351 dw_pcie_setup_rc(pp);
352
353 /* assert reset signal */
354 exynos_pcie_assert_reset(pp);
355
356 /* assert LTSSM enable */
Seungwon Jeon058dd012013-08-29 21:35:56 +0900357 exynos_elb_writel(exynos_pcie, PCIE_ELBI_LTSSM_ENABLE,
358 PCIE_APP_LTSSM_ENABLE);
Jingoo Han4b1ced82013-07-31 17:14:10 +0900359
360 /* check if the link is up or not */
361 while (!dw_pcie_link_up(pp)) {
362 mdelay(100);
363 count++;
364 if (count == 10) {
Seungwon Jeon058dd012013-08-29 21:35:56 +0900365 while (exynos_phy_readl(exynos_pcie,
366 PCIE_PHY_PLL_LOCKED) == 0) {
367 val = exynos_blk_readl(exynos_pcie,
368 PCIE_PHY_PLL_LOCKED);
Jingoo Han4b1ced82013-07-31 17:14:10 +0900369 dev_info(pp->dev, "PLL Locked: 0x%x\n", val);
370 }
Jingoo Hanf62b8782013-09-06 17:21:45 +0900371 /* power off phy */
372 exynos_pcie_power_off_phy(pp);
373
Jingoo Han4b1ced82013-07-31 17:14:10 +0900374 dev_err(pp->dev, "PCIe Link Fail\n");
375 return -EINVAL;
376 }
377 }
378
379 dev_info(pp->dev, "Link up\n");
380
381 return 0;
382}
383
384static void exynos_pcie_clear_irq_pulse(struct pcie_port *pp)
385{
386 u32 val;
387 struct exynos_pcie *exynos_pcie = to_exynos_pcie(pp);
Jingoo Han4b1ced82013-07-31 17:14:10 +0900388
Seungwon Jeon058dd012013-08-29 21:35:56 +0900389 val = exynos_elb_readl(exynos_pcie, PCIE_IRQ_PULSE);
390 exynos_elb_writel(exynos_pcie, val, PCIE_IRQ_PULSE);
Jingoo Han4b1ced82013-07-31 17:14:10 +0900391 return;
392}
393
394static void exynos_pcie_enable_irq_pulse(struct pcie_port *pp)
395{
396 u32 val;
397 struct exynos_pcie *exynos_pcie = to_exynos_pcie(pp);
Jingoo Han4b1ced82013-07-31 17:14:10 +0900398
399 /* enable INTX interrupt */
400 val = IRQ_INTA_ASSERT | IRQ_INTB_ASSERT |
401 IRQ_INTC_ASSERT | IRQ_INTD_ASSERT,
Seungwon Jeon058dd012013-08-29 21:35:56 +0900402 exynos_elb_writel(exynos_pcie, val, PCIE_IRQ_EN_PULSE);
Jingoo Han4b1ced82013-07-31 17:14:10 +0900403 return;
404}
405
406static irqreturn_t exynos_pcie_irq_handler(int irq, void *arg)
407{
408 struct pcie_port *pp = arg;
409
410 exynos_pcie_clear_irq_pulse(pp);
411 return IRQ_HANDLED;
412}
413
Jingoo Hanf342d942013-09-06 15:54:59 +0900414static irqreturn_t exynos_pcie_msi_irq_handler(int irq, void *arg)
415{
416 struct pcie_port *pp = arg;
417
Lucas Stach7f4f16e2014-03-28 17:52:58 +0100418 return dw_handle_msi_irq(pp);
Jingoo Hanf342d942013-09-06 15:54:59 +0900419}
420
421static void exynos_pcie_msi_init(struct pcie_port *pp)
422{
423 u32 val;
424 struct exynos_pcie *exynos_pcie = to_exynos_pcie(pp);
425
426 dw_pcie_msi_init(pp);
427
428 /* enable MSI interrupt */
429 val = exynos_elb_readl(exynos_pcie, PCIE_IRQ_EN_LEVEL);
430 val |= IRQ_MSI_ENABLE;
431 exynos_elb_writel(exynos_pcie, val, PCIE_IRQ_EN_LEVEL);
432 return;
433}
434
Jingoo Han4b1ced82013-07-31 17:14:10 +0900435static void exynos_pcie_enable_interrupts(struct pcie_port *pp)
436{
437 exynos_pcie_enable_irq_pulse(pp);
Jingoo Hanf342d942013-09-06 15:54:59 +0900438
439 if (IS_ENABLED(CONFIG_PCI_MSI))
440 exynos_pcie_msi_init(pp);
441
Jingoo Han4b1ced82013-07-31 17:14:10 +0900442 return;
443}
444
445static inline void exynos_pcie_readl_rc(struct pcie_port *pp,
446 void __iomem *dbi_base, u32 *val)
447{
448 exynos_pcie_sideband_dbi_r_mode(pp, true);
449 *val = readl(dbi_base);
450 exynos_pcie_sideband_dbi_r_mode(pp, false);
451 return;
452}
453
454static inline void exynos_pcie_writel_rc(struct pcie_port *pp,
455 u32 val, void __iomem *dbi_base)
456{
457 exynos_pcie_sideband_dbi_w_mode(pp, true);
458 writel(val, dbi_base);
459 exynos_pcie_sideband_dbi_w_mode(pp, false);
460 return;
461}
462
463static int exynos_pcie_rd_own_conf(struct pcie_port *pp, int where, int size,
464 u32 *val)
465{
466 int ret;
467
468 exynos_pcie_sideband_dbi_r_mode(pp, true);
Pratyush Ananda01ef592013-12-11 15:08:32 +0530469 ret = dw_pcie_cfg_read(pp->dbi_base + (where & ~0x3), where, size, val);
Jingoo Han4b1ced82013-07-31 17:14:10 +0900470 exynos_pcie_sideband_dbi_r_mode(pp, false);
471 return ret;
472}
473
474static int exynos_pcie_wr_own_conf(struct pcie_port *pp, int where, int size,
475 u32 val)
476{
477 int ret;
478
479 exynos_pcie_sideband_dbi_w_mode(pp, true);
Pratyush Ananda01ef592013-12-11 15:08:32 +0530480 ret = dw_pcie_cfg_write(pp->dbi_base + (where & ~0x3),
481 where, size, val);
Jingoo Han4b1ced82013-07-31 17:14:10 +0900482 exynos_pcie_sideband_dbi_w_mode(pp, false);
483 return ret;
484}
485
486static int exynos_pcie_link_up(struct pcie_port *pp)
487{
488 struct exynos_pcie *exynos_pcie = to_exynos_pcie(pp);
Seungwon Jeon058dd012013-08-29 21:35:56 +0900489 u32 val = exynos_elb_readl(exynos_pcie, PCIE_ELBI_RDLH_LINKUP);
Jingoo Han4b1ced82013-07-31 17:14:10 +0900490
491 if (val == PCIE_ELBI_LTSSM_ENABLE)
492 return 1;
493
494 return 0;
495}
496
497static void exynos_pcie_host_init(struct pcie_port *pp)
498{
499 exynos_pcie_establish_link(pp);
500 exynos_pcie_enable_interrupts(pp);
501}
502
503static struct pcie_host_ops exynos_pcie_host_ops = {
504 .readl_rc = exynos_pcie_readl_rc,
505 .writel_rc = exynos_pcie_writel_rc,
506 .rd_own_conf = exynos_pcie_rd_own_conf,
507 .wr_own_conf = exynos_pcie_wr_own_conf,
508 .link_up = exynos_pcie_link_up,
509 .host_init = exynos_pcie_host_init,
510};
511
512static int add_pcie_port(struct pcie_port *pp, struct platform_device *pdev)
513{
514 int ret;
515
516 pp->irq = platform_get_irq(pdev, 1);
517 if (!pp->irq) {
518 dev_err(&pdev->dev, "failed to get irq\n");
519 return -ENODEV;
520 }
521 ret = devm_request_irq(&pdev->dev, pp->irq, exynos_pcie_irq_handler,
522 IRQF_SHARED, "exynos-pcie", pp);
523 if (ret) {
524 dev_err(&pdev->dev, "failed to request irq\n");
525 return ret;
526 }
527
Jingoo Hanf342d942013-09-06 15:54:59 +0900528 if (IS_ENABLED(CONFIG_PCI_MSI)) {
529 pp->msi_irq = platform_get_irq(pdev, 0);
530 if (!pp->msi_irq) {
531 dev_err(&pdev->dev, "failed to get msi irq\n");
532 return -ENODEV;
533 }
534
535 ret = devm_request_irq(&pdev->dev, pp->msi_irq,
536 exynos_pcie_msi_irq_handler,
537 IRQF_SHARED, "exynos-pcie", pp);
538 if (ret) {
539 dev_err(&pdev->dev, "failed to request msi irq\n");
540 return ret;
541 }
542 }
543
Jingoo Han4b1ced82013-07-31 17:14:10 +0900544 pp->root_bus_nr = -1;
545 pp->ops = &exynos_pcie_host_ops;
546
547 spin_lock_init(&pp->conf_lock);
548 ret = dw_pcie_host_init(pp);
549 if (ret) {
550 dev_err(&pdev->dev, "failed to initialize host\n");
551 return ret;
552 }
553
554 return 0;
555}
556
557static int __init exynos_pcie_probe(struct platform_device *pdev)
558{
559 struct exynos_pcie *exynos_pcie;
560 struct pcie_port *pp;
561 struct device_node *np = pdev->dev.of_node;
562 struct resource *elbi_base;
563 struct resource *phy_base;
564 struct resource *block_base;
565 int ret;
566
567 exynos_pcie = devm_kzalloc(&pdev->dev, sizeof(*exynos_pcie),
568 GFP_KERNEL);
569 if (!exynos_pcie) {
570 dev_err(&pdev->dev, "no memory for exynos pcie\n");
571 return -ENOMEM;
572 }
573
574 pp = &exynos_pcie->pp;
575
576 pp->dev = &pdev->dev;
577
578 exynos_pcie->reset_gpio = of_get_named_gpio(np, "reset-gpio", 0);
579
580 exynos_pcie->clk = devm_clk_get(&pdev->dev, "pcie");
581 if (IS_ERR(exynos_pcie->clk)) {
582 dev_err(&pdev->dev, "Failed to get pcie rc clock\n");
583 return PTR_ERR(exynos_pcie->clk);
584 }
585 ret = clk_prepare_enable(exynos_pcie->clk);
586 if (ret)
587 return ret;
588
589 exynos_pcie->bus_clk = devm_clk_get(&pdev->dev, "pcie_bus");
590 if (IS_ERR(exynos_pcie->bus_clk)) {
591 dev_err(&pdev->dev, "Failed to get pcie bus clock\n");
592 ret = PTR_ERR(exynos_pcie->bus_clk);
593 goto fail_clk;
594 }
595 ret = clk_prepare_enable(exynos_pcie->bus_clk);
596 if (ret)
597 goto fail_clk;
598
599 elbi_base = platform_get_resource(pdev, IORESOURCE_MEM, 0);
600 exynos_pcie->elbi_base = devm_ioremap_resource(&pdev->dev, elbi_base);
Wei Yongjunf8db3c92013-09-29 10:29:11 +0800601 if (IS_ERR(exynos_pcie->elbi_base)) {
602 ret = PTR_ERR(exynos_pcie->elbi_base);
603 goto fail_bus_clk;
604 }
Jingoo Han4b1ced82013-07-31 17:14:10 +0900605
606 phy_base = platform_get_resource(pdev, IORESOURCE_MEM, 1);
607 exynos_pcie->phy_base = devm_ioremap_resource(&pdev->dev, phy_base);
Wei Yongjunf8db3c92013-09-29 10:29:11 +0800608 if (IS_ERR(exynos_pcie->phy_base)) {
609 ret = PTR_ERR(exynos_pcie->phy_base);
610 goto fail_bus_clk;
611 }
Jingoo Han4b1ced82013-07-31 17:14:10 +0900612
613 block_base = platform_get_resource(pdev, IORESOURCE_MEM, 2);
614 exynos_pcie->block_base = devm_ioremap_resource(&pdev->dev, block_base);
Wei Yongjunf8db3c92013-09-29 10:29:11 +0800615 if (IS_ERR(exynos_pcie->block_base)) {
616 ret = PTR_ERR(exynos_pcie->block_base);
617 goto fail_bus_clk;
618 }
Jingoo Han4b1ced82013-07-31 17:14:10 +0900619
620 ret = add_pcie_port(pp, pdev);
621 if (ret < 0)
622 goto fail_bus_clk;
623
624 platform_set_drvdata(pdev, exynos_pcie);
625 return 0;
626
627fail_bus_clk:
628 clk_disable_unprepare(exynos_pcie->bus_clk);
629fail_clk:
630 clk_disable_unprepare(exynos_pcie->clk);
631 return ret;
632}
633
634static int __exit exynos_pcie_remove(struct platform_device *pdev)
635{
636 struct exynos_pcie *exynos_pcie = platform_get_drvdata(pdev);
637
638 clk_disable_unprepare(exynos_pcie->bus_clk);
639 clk_disable_unprepare(exynos_pcie->clk);
640
641 return 0;
642}
643
644static const struct of_device_id exynos_pcie_of_match[] = {
645 { .compatible = "samsung,exynos5440-pcie", },
646 {},
647};
648MODULE_DEVICE_TABLE(of, exynos_pcie_of_match);
649
650static struct platform_driver exynos_pcie_driver = {
651 .remove = __exit_p(exynos_pcie_remove),
652 .driver = {
653 .name = "exynos-pcie",
654 .owner = THIS_MODULE,
Sachin Kamateb363092013-10-21 14:36:43 +0530655 .of_match_table = exynos_pcie_of_match,
Jingoo Han4b1ced82013-07-31 17:14:10 +0900656 },
657};
658
659/* Exynos PCIe driver does not allow module unload */
660
661static int __init pcie_init(void)
662{
663 return platform_driver_probe(&exynos_pcie_driver, exynos_pcie_probe);
664}
665subsys_initcall(pcie_init);
666
667MODULE_AUTHOR("Jingoo Han <jg1.han@samsung.com>");
668MODULE_DESCRIPTION("Samsung PCIe host controller driver");
669MODULE_LICENSE("GPL v2");