blob: 8ceccceae84419d3a3733128d13e7321a4908266 [file] [log] [blame]
Nobuhiro Iwamatsu71b973a2009-03-10 17:26:49 +09001#ifndef __ASM_SH_CPU_SH4_DMA_SH7780_H
2#define __ASM_SH_CPU_SH4_DMA_SH7780_H
3
Paul Mundt9f380452012-05-18 17:27:28 +09004#include <linux/sh_intc.h>
5
Nobuhiro Iwamatsu71b973a2009-03-10 17:26:49 +09006#if defined(CONFIG_CPU_SUBTYPE_SH7343) || \
Nobuhiro Iwamatsu71b973a2009-03-10 17:26:49 +09007 defined(CONFIG_CPU_SUBTYPE_SH7730)
Paul Mundt9f380452012-05-18 17:27:28 +09008#define DMTE0_IRQ evt2irq(0x800)
9#define DMTE4_IRQ evt2irq(0xb80)
10#define DMAE0_IRQ evt2irq(0xbc0) /* DMA Error IRQ*/
Nobuhiro Iwamatsu71b973a2009-03-10 17:26:49 +090011#define SH_DMAC_BASE0 0xFE008020
Guennadi Liakhovetski623b4ac2010-02-03 14:44:12 +000012#elif defined(CONFIG_CPU_SUBTYPE_SH7722)
Paul Mundt9f380452012-05-18 17:27:28 +090013#define DMTE0_IRQ evt2irq(0x800)
14#define DMTE4_IRQ evt2irq(0xb80)
15#define DMAE0_IRQ evt2irq(0xbc0) /* DMA Error IRQ*/
Guennadi Liakhovetski623b4ac2010-02-03 14:44:12 +000016#define SH_DMAC_BASE0 0xFE008020
Richard Weinberger455f9722014-08-06 16:03:39 -070017#elif defined(CONFIG_CPU_SUBTYPE_SH7763)
Paul Mundt9f380452012-05-18 17:27:28 +090018#define DMTE0_IRQ evt2irq(0x640)
19#define DMTE4_IRQ evt2irq(0x780)
20#define DMAE0_IRQ evt2irq(0x6c0)
Nobuhiro Iwamatsu71b973a2009-03-10 17:26:49 +090021#define SH_DMAC_BASE0 0xFF608020
Guennadi Liakhovetski623b4ac2010-02-03 14:44:12 +000022#elif defined(CONFIG_CPU_SUBTYPE_SH7723)
Paul Mundt9f380452012-05-18 17:27:28 +090023#define DMTE0_IRQ evt2irq(0x800) /* DMAC0A*/
24#define DMTE4_IRQ evt2irq(0xb80) /* DMAC0B */
25#define DMTE6_IRQ evt2irq(0x700)
26#define DMTE8_IRQ evt2irq(0x740) /* DMAC1A */
27#define DMTE9_IRQ evt2irq(0x760)
28#define DMTE10_IRQ evt2irq(0xb00) /* DMAC1B */
29#define DMTE11_IRQ evt2irq(0xb20)
30#define DMAE0_IRQ evt2irq(0xbc0) /* DMA Error IRQ*/
31#define DMAE1_IRQ evt2irq(0xb40) /* DMA Error IRQ*/
Nobuhiro Iwamatsu71b973a2009-03-10 17:26:49 +090032#define SH_DMAC_BASE0 0xFE008020
33#define SH_DMAC_BASE1 0xFDC08020
Guennadi Liakhovetski623b4ac2010-02-03 14:44:12 +000034#elif defined(CONFIG_CPU_SUBTYPE_SH7724)
Paul Mundt9f380452012-05-18 17:27:28 +090035#define DMTE0_IRQ evt2irq(0x800) /* DMAC0A*/
36#define DMTE4_IRQ evt2irq(0xb80) /* DMAC0B */
37#define DMTE6_IRQ evt2irq(0x700)
38#define DMTE8_IRQ evt2irq(0x740) /* DMAC1A */
39#define DMTE9_IRQ evt2irq(0x760)
40#define DMTE10_IRQ evt2irq(0xb00) /* DMAC1B */
41#define DMTE11_IRQ evt2irq(0xb20)
42#define DMAE0_IRQ evt2irq(0xbc0) /* DMA Error IRQ*/
43#define DMAE1_IRQ evt2irq(0xb40) /* DMA Error IRQ*/
Guennadi Liakhovetski623b4ac2010-02-03 14:44:12 +000044#define SH_DMAC_BASE0 0xFE008020
45#define SH_DMAC_BASE1 0xFDC08020
Nobuhiro Iwamatsu71b973a2009-03-10 17:26:49 +090046#elif defined(CONFIG_CPU_SUBTYPE_SH7780)
Paul Mundt9f380452012-05-18 17:27:28 +090047#define DMTE0_IRQ evt2irq(0x640)
48#define DMTE4_IRQ evt2irq(0x780)
49#define DMTE6_IRQ evt2irq(0x7c0)
50#define DMTE8_IRQ evt2irq(0xd80)
51#define DMTE9_IRQ evt2irq(0xda0)
52#define DMTE10_IRQ evt2irq(0xdc0)
53#define DMTE11_IRQ evt2irq(0xde0)
54#define DMAE0_IRQ evt2irq(0x6c0) /* DMA Error IRQ */
Nobuhiro Iwamatsu71b973a2009-03-10 17:26:49 +090055#define SH_DMAC_BASE0 0xFC808020
56#define SH_DMAC_BASE1 0xFC818020
Nobuhiro Iwamatsu71b973a2009-03-10 17:26:49 +090057#else /* SH7785 */
Paul Mundt9f380452012-05-18 17:27:28 +090058#define DMTE0_IRQ evt2irq(0x620)
59#define DMTE4_IRQ evt2irq(0x6a0)
60#define DMTE6_IRQ evt2irq(0x880)
61#define DMTE8_IRQ evt2irq(0x8c0)
62#define DMTE9_IRQ evt2irq(0x8e0)
63#define DMTE10_IRQ evt2irq(0x900)
64#define DMTE11_IRQ evt2irq(0x920)
65#define DMAE0_IRQ evt2irq(0x6e0) /* DMA Error IRQ0 */
66#define DMAE1_IRQ evt2irq(0x940) /* DMA Error IRQ1 */
Nobuhiro Iwamatsu71b973a2009-03-10 17:26:49 +090067#define SH_DMAC_BASE0 0xFC808020
68#define SH_DMAC_BASE1 0xFCC08020
Nobuhiro Iwamatsu71b973a2009-03-10 17:26:49 +090069#endif
70
Nobuhiro Iwamatsu71b973a2009-03-10 17:26:49 +090071#endif /* __ASM_SH_CPU_SH4_DMA_SH7780_H */