blob: 26188b43abe9c484851f8567ccdb6bd762edbabc [file] [log] [blame]
Amit S. Kale3d396eb2006-10-21 15:33:03 -04001/*
Dhananjay Phadke5d242f12009-02-25 15:57:56 +00002 * Copyright (C) 2003 - 2009 NetXen, Inc.
Amit S. Kale3d396eb2006-10-21 15:33:03 -04003 * All rights reserved.
Amit S. Kale80922fb2006-12-04 09:18:00 -08004 *
Amit S. Kale3d396eb2006-10-21 15:33:03 -04005 * This program is free software; you can redistribute it and/or
6 * modify it under the terms of the GNU General Public License
7 * as published by the Free Software Foundation; either version 2
8 * of the License, or (at your option) any later version.
Amit S. Kalecb8011a2006-11-29 09:00:10 -08009 *
Amit S. Kale3d396eb2006-10-21 15:33:03 -040010 * This program is distributed in the hope that it will be useful, but
11 * WITHOUT ANY WARRANTY; without even the implied warranty of
12 * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
13 * GNU General Public License for more details.
Amit S. Kalecb8011a2006-11-29 09:00:10 -080014 *
Amit S. Kale3d396eb2006-10-21 15:33:03 -040015 * You should have received a copy of the GNU General Public License
16 * along with this program; if not, write to the Free Software
17 * Foundation, Inc., 59 Temple Place - Suite 330, Boston,
18 * MA 02111-1307, USA.
Amit S. Kale80922fb2006-12-04 09:18:00 -080019 *
Amit S. Kale3d396eb2006-10-21 15:33:03 -040020 * The full GNU General Public License is included in this distribution
21 * in the file called LICENSE.
Amit S. Kale80922fb2006-12-04 09:18:00 -080022 *
Amit S. Kale3d396eb2006-10-21 15:33:03 -040023 * Contact Information:
24 * info@netxen.com
Dhananjay Phadke5d242f12009-02-25 15:57:56 +000025 * NetXen Inc,
26 * 18922 Forge Drive
27 * Cupertino, CA 95014-0701
28 *
Amit S. Kale3d396eb2006-10-21 15:33:03 -040029 */
30
31#ifndef __NETXEN_NIC_HDR_H_
32#define __NETXEN_NIC_HDR_H_
33
Amit S. Kale3d396eb2006-10-21 15:33:03 -040034#include <linux/kernel.h>
Amit S. Kale3d396eb2006-10-21 15:33:03 -040035#include <linux/types.h>
Amit S. Kale3d396eb2006-10-21 15:33:03 -040036
37/*
38 * The basic unit of access when reading/writing control registers.
39 */
40
41typedef __le32 netxen_crbword_t; /* single word in CRB space */
42
43enum {
44 NETXEN_HW_H0_CH_HUB_ADR = 0x05,
45 NETXEN_HW_H1_CH_HUB_ADR = 0x0E,
46 NETXEN_HW_H2_CH_HUB_ADR = 0x03,
47 NETXEN_HW_H3_CH_HUB_ADR = 0x01,
48 NETXEN_HW_H4_CH_HUB_ADR = 0x06,
49 NETXEN_HW_H5_CH_HUB_ADR = 0x07,
50 NETXEN_HW_H6_CH_HUB_ADR = 0x08
51};
52
53/* Hub 0 */
54enum {
55 NETXEN_HW_MN_CRB_AGT_ADR = 0x15,
56 NETXEN_HW_MS_CRB_AGT_ADR = 0x25
57};
58
59/* Hub 1 */
60enum {
61 NETXEN_HW_PS_CRB_AGT_ADR = 0x73,
62 NETXEN_HW_SS_CRB_AGT_ADR = 0x20,
63 NETXEN_HW_RPMX3_CRB_AGT_ADR = 0x0b,
64 NETXEN_HW_QMS_CRB_AGT_ADR = 0x00,
65 NETXEN_HW_SQGS0_CRB_AGT_ADR = 0x01,
66 NETXEN_HW_SQGS1_CRB_AGT_ADR = 0x02,
67 NETXEN_HW_SQGS2_CRB_AGT_ADR = 0x03,
68 NETXEN_HW_SQGS3_CRB_AGT_ADR = 0x04,
69 NETXEN_HW_C2C0_CRB_AGT_ADR = 0x58,
70 NETXEN_HW_C2C1_CRB_AGT_ADR = 0x59,
71 NETXEN_HW_C2C2_CRB_AGT_ADR = 0x5a,
72 NETXEN_HW_RPMX2_CRB_AGT_ADR = 0x0a,
73 NETXEN_HW_RPMX4_CRB_AGT_ADR = 0x0c,
74 NETXEN_HW_RPMX7_CRB_AGT_ADR = 0x0f,
75 NETXEN_HW_RPMX9_CRB_AGT_ADR = 0x12,
76 NETXEN_HW_SMB_CRB_AGT_ADR = 0x18
77};
78
79/* Hub 2 */
80enum {
81 NETXEN_HW_NIU_CRB_AGT_ADR = 0x31,
82 NETXEN_HW_I2C0_CRB_AGT_ADR = 0x19,
83 NETXEN_HW_I2C1_CRB_AGT_ADR = 0x29,
84
85 NETXEN_HW_SN_CRB_AGT_ADR = 0x10,
86 NETXEN_HW_I2Q_CRB_AGT_ADR = 0x20,
87 NETXEN_HW_LPC_CRB_AGT_ADR = 0x22,
88 NETXEN_HW_ROMUSB_CRB_AGT_ADR = 0x21,
89 NETXEN_HW_QM_CRB_AGT_ADR = 0x66,
90 NETXEN_HW_SQG0_CRB_AGT_ADR = 0x60,
91 NETXEN_HW_SQG1_CRB_AGT_ADR = 0x61,
92 NETXEN_HW_SQG2_CRB_AGT_ADR = 0x62,
93 NETXEN_HW_SQG3_CRB_AGT_ADR = 0x63,
94 NETXEN_HW_RPMX1_CRB_AGT_ADR = 0x09,
95 NETXEN_HW_RPMX5_CRB_AGT_ADR = 0x0d,
96 NETXEN_HW_RPMX6_CRB_AGT_ADR = 0x0e,
97 NETXEN_HW_RPMX8_CRB_AGT_ADR = 0x11
98};
99
100/* Hub 3 */
101enum {
102 NETXEN_HW_PH_CRB_AGT_ADR = 0x1A,
103 NETXEN_HW_SRE_CRB_AGT_ADR = 0x50,
104 NETXEN_HW_EG_CRB_AGT_ADR = 0x51,
105 NETXEN_HW_RPMX0_CRB_AGT_ADR = 0x08
106};
107
108/* Hub 4 */
109enum {
110 NETXEN_HW_PEGN0_CRB_AGT_ADR = 0x40,
111 NETXEN_HW_PEGN1_CRB_AGT_ADR,
112 NETXEN_HW_PEGN2_CRB_AGT_ADR,
113 NETXEN_HW_PEGN3_CRB_AGT_ADR,
114 NETXEN_HW_PEGNI_CRB_AGT_ADR,
115 NETXEN_HW_PEGND_CRB_AGT_ADR,
116 NETXEN_HW_PEGNC_CRB_AGT_ADR,
117 NETXEN_HW_PEGR0_CRB_AGT_ADR,
118 NETXEN_HW_PEGR1_CRB_AGT_ADR,
119 NETXEN_HW_PEGR2_CRB_AGT_ADR,
Dhananjay Phadkee4c93c82008-07-21 19:44:02 -0700120 NETXEN_HW_PEGR3_CRB_AGT_ADR,
121 NETXEN_HW_PEGN4_CRB_AGT_ADR
Amit S. Kale3d396eb2006-10-21 15:33:03 -0400122};
123
124/* Hub 5 */
125enum {
126 NETXEN_HW_PEGS0_CRB_AGT_ADR = 0x40,
127 NETXEN_HW_PEGS1_CRB_AGT_ADR,
128 NETXEN_HW_PEGS2_CRB_AGT_ADR,
129 NETXEN_HW_PEGS3_CRB_AGT_ADR,
130 NETXEN_HW_PEGSI_CRB_AGT_ADR,
131 NETXEN_HW_PEGSD_CRB_AGT_ADR,
132 NETXEN_HW_PEGSC_CRB_AGT_ADR
133};
134
135/* Hub 6 */
136enum {
137 NETXEN_HW_CAS0_CRB_AGT_ADR = 0x46,
138 NETXEN_HW_CAS1_CRB_AGT_ADR = 0x47,
139 NETXEN_HW_CAS2_CRB_AGT_ADR = 0x48,
140 NETXEN_HW_CAS3_CRB_AGT_ADR = 0x49,
141 NETXEN_HW_NCM_CRB_AGT_ADR = 0x16,
142 NETXEN_HW_TMR_CRB_AGT_ADR = 0x17,
143 NETXEN_HW_XDMA_CRB_AGT_ADR = 0x05,
144 NETXEN_HW_OCM0_CRB_AGT_ADR = 0x06,
145 NETXEN_HW_OCM1_CRB_AGT_ADR = 0x07
146};
147
148/* Floaters - non existent modules */
149#define NETXEN_HW_EFC_RPMX0_CRB_AGT_ADR 0x67
150
151/* This field defines PCI/X adr [25:20] of agents on the CRB */
152enum {
153 NETXEN_HW_PX_MAP_CRB_PH = 0,
154 NETXEN_HW_PX_MAP_CRB_PS,
155 NETXEN_HW_PX_MAP_CRB_MN,
156 NETXEN_HW_PX_MAP_CRB_MS,
157 NETXEN_HW_PX_MAP_CRB_PGR1,
158 NETXEN_HW_PX_MAP_CRB_SRE,
159 NETXEN_HW_PX_MAP_CRB_NIU,
160 NETXEN_HW_PX_MAP_CRB_QMN,
161 NETXEN_HW_PX_MAP_CRB_SQN0,
162 NETXEN_HW_PX_MAP_CRB_SQN1,
163 NETXEN_HW_PX_MAP_CRB_SQN2,
164 NETXEN_HW_PX_MAP_CRB_SQN3,
165 NETXEN_HW_PX_MAP_CRB_QMS,
166 NETXEN_HW_PX_MAP_CRB_SQS0,
167 NETXEN_HW_PX_MAP_CRB_SQS1,
168 NETXEN_HW_PX_MAP_CRB_SQS2,
169 NETXEN_HW_PX_MAP_CRB_SQS3,
170 NETXEN_HW_PX_MAP_CRB_PGN0,
171 NETXEN_HW_PX_MAP_CRB_PGN1,
172 NETXEN_HW_PX_MAP_CRB_PGN2,
173 NETXEN_HW_PX_MAP_CRB_PGN3,
174 NETXEN_HW_PX_MAP_CRB_PGND,
175 NETXEN_HW_PX_MAP_CRB_PGNI,
176 NETXEN_HW_PX_MAP_CRB_PGS0,
177 NETXEN_HW_PX_MAP_CRB_PGS1,
178 NETXEN_HW_PX_MAP_CRB_PGS2,
179 NETXEN_HW_PX_MAP_CRB_PGS3,
180 NETXEN_HW_PX_MAP_CRB_PGSD,
181 NETXEN_HW_PX_MAP_CRB_PGSI,
182 NETXEN_HW_PX_MAP_CRB_SN,
183 NETXEN_HW_PX_MAP_CRB_PGR2,
184 NETXEN_HW_PX_MAP_CRB_EG,
185 NETXEN_HW_PX_MAP_CRB_PH2,
186 NETXEN_HW_PX_MAP_CRB_PS2,
187 NETXEN_HW_PX_MAP_CRB_CAM,
188 NETXEN_HW_PX_MAP_CRB_CAS0,
189 NETXEN_HW_PX_MAP_CRB_CAS1,
190 NETXEN_HW_PX_MAP_CRB_CAS2,
191 NETXEN_HW_PX_MAP_CRB_C2C0,
192 NETXEN_HW_PX_MAP_CRB_C2C1,
193 NETXEN_HW_PX_MAP_CRB_TIMR,
194 NETXEN_HW_PX_MAP_CRB_PGR3,
195 NETXEN_HW_PX_MAP_CRB_RPMX1,
196 NETXEN_HW_PX_MAP_CRB_RPMX2,
197 NETXEN_HW_PX_MAP_CRB_RPMX3,
198 NETXEN_HW_PX_MAP_CRB_RPMX4,
199 NETXEN_HW_PX_MAP_CRB_RPMX5,
200 NETXEN_HW_PX_MAP_CRB_RPMX6,
201 NETXEN_HW_PX_MAP_CRB_RPMX7,
202 NETXEN_HW_PX_MAP_CRB_XDMA,
203 NETXEN_HW_PX_MAP_CRB_I2Q,
204 NETXEN_HW_PX_MAP_CRB_ROMUSB,
205 NETXEN_HW_PX_MAP_CRB_CAS3,
206 NETXEN_HW_PX_MAP_CRB_RPMX0,
207 NETXEN_HW_PX_MAP_CRB_RPMX8,
208 NETXEN_HW_PX_MAP_CRB_RPMX9,
209 NETXEN_HW_PX_MAP_CRB_OCM0,
210 NETXEN_HW_PX_MAP_CRB_OCM1,
211 NETXEN_HW_PX_MAP_CRB_SMB,
212 NETXEN_HW_PX_MAP_CRB_I2C0,
213 NETXEN_HW_PX_MAP_CRB_I2C1,
214 NETXEN_HW_PX_MAP_CRB_LPC,
215 NETXEN_HW_PX_MAP_CRB_PGNC,
216 NETXEN_HW_PX_MAP_CRB_PGR0
217};
218
219/* This field defines CRB adr [31:20] of the agents */
220
221#define NETXEN_HW_CRB_HUB_AGT_ADR_MN \
222 ((NETXEN_HW_H0_CH_HUB_ADR << 7) | NETXEN_HW_MN_CRB_AGT_ADR)
223#define NETXEN_HW_CRB_HUB_AGT_ADR_PH \
224 ((NETXEN_HW_H0_CH_HUB_ADR << 7) | NETXEN_HW_PH_CRB_AGT_ADR)
225#define NETXEN_HW_CRB_HUB_AGT_ADR_MS \
226 ((NETXEN_HW_H0_CH_HUB_ADR << 7) | NETXEN_HW_MS_CRB_AGT_ADR)
227
228#define NETXEN_HW_CRB_HUB_AGT_ADR_PS \
229 ((NETXEN_HW_H1_CH_HUB_ADR << 7) | NETXEN_HW_PS_CRB_AGT_ADR)
230#define NETXEN_HW_CRB_HUB_AGT_ADR_SS \
231 ((NETXEN_HW_H1_CH_HUB_ADR << 7) | NETXEN_HW_SS_CRB_AGT_ADR)
232#define NETXEN_HW_CRB_HUB_AGT_ADR_RPMX3 \
233 ((NETXEN_HW_H1_CH_HUB_ADR << 7) | NETXEN_HW_RPMX3_CRB_AGT_ADR)
234#define NETXEN_HW_CRB_HUB_AGT_ADR_QMS \
235 ((NETXEN_HW_H1_CH_HUB_ADR << 7) | NETXEN_HW_QMS_CRB_AGT_ADR)
236#define NETXEN_HW_CRB_HUB_AGT_ADR_SQS0 \
237 ((NETXEN_HW_H1_CH_HUB_ADR << 7) | NETXEN_HW_SQGS0_CRB_AGT_ADR)
238#define NETXEN_HW_CRB_HUB_AGT_ADR_SQS1 \
239 ((NETXEN_HW_H1_CH_HUB_ADR << 7) | NETXEN_HW_SQGS1_CRB_AGT_ADR)
240#define NETXEN_HW_CRB_HUB_AGT_ADR_SQS2 \
241 ((NETXEN_HW_H1_CH_HUB_ADR << 7) | NETXEN_HW_SQGS2_CRB_AGT_ADR)
242#define NETXEN_HW_CRB_HUB_AGT_ADR_SQS3 \
243 ((NETXEN_HW_H1_CH_HUB_ADR << 7) | NETXEN_HW_SQGS3_CRB_AGT_ADR)
244#define NETXEN_HW_CRB_HUB_AGT_ADR_C2C0 \
245 ((NETXEN_HW_H1_CH_HUB_ADR << 7) | NETXEN_HW_C2C0_CRB_AGT_ADR)
246#define NETXEN_HW_CRB_HUB_AGT_ADR_C2C1 \
247 ((NETXEN_HW_H1_CH_HUB_ADR << 7) | NETXEN_HW_C2C1_CRB_AGT_ADR)
248#define NETXEN_HW_CRB_HUB_AGT_ADR_RPMX2 \
249 ((NETXEN_HW_H1_CH_HUB_ADR << 7) | NETXEN_HW_RPMX2_CRB_AGT_ADR)
250#define NETXEN_HW_CRB_HUB_AGT_ADR_RPMX4 \
251 ((NETXEN_HW_H1_CH_HUB_ADR << 7) | NETXEN_HW_RPMX4_CRB_AGT_ADR)
252#define NETXEN_HW_CRB_HUB_AGT_ADR_RPMX7 \
253 ((NETXEN_HW_H1_CH_HUB_ADR << 7) | NETXEN_HW_RPMX7_CRB_AGT_ADR)
254#define NETXEN_HW_CRB_HUB_AGT_ADR_RPMX9 \
255 ((NETXEN_HW_H1_CH_HUB_ADR << 7) | NETXEN_HW_RPMX9_CRB_AGT_ADR)
256#define NETXEN_HW_CRB_HUB_AGT_ADR_SMB \
257 ((NETXEN_HW_H1_CH_HUB_ADR << 7) | NETXEN_HW_SMB_CRB_AGT_ADR)
258
259#define NETXEN_HW_CRB_HUB_AGT_ADR_NIU \
260 ((NETXEN_HW_H2_CH_HUB_ADR << 7) | NETXEN_HW_NIU_CRB_AGT_ADR)
261#define NETXEN_HW_CRB_HUB_AGT_ADR_I2C0 \
262 ((NETXEN_HW_H2_CH_HUB_ADR << 7) | NETXEN_HW_I2C0_CRB_AGT_ADR)
263#define NETXEN_HW_CRB_HUB_AGT_ADR_I2C1 \
264 ((NETXEN_HW_H2_CH_HUB_ADR << 7) | NETXEN_HW_I2C1_CRB_AGT_ADR)
265
266#define NETXEN_HW_CRB_HUB_AGT_ADR_SRE \
267 ((NETXEN_HW_H3_CH_HUB_ADR << 7) | NETXEN_HW_SRE_CRB_AGT_ADR)
268#define NETXEN_HW_CRB_HUB_AGT_ADR_EG \
269 ((NETXEN_HW_H3_CH_HUB_ADR << 7) | NETXEN_HW_EG_CRB_AGT_ADR)
270#define NETXEN_HW_CRB_HUB_AGT_ADR_RPMX0 \
271 ((NETXEN_HW_H3_CH_HUB_ADR << 7) | NETXEN_HW_RPMX0_CRB_AGT_ADR)
272#define NETXEN_HW_CRB_HUB_AGT_ADR_QMN \
273 ((NETXEN_HW_H3_CH_HUB_ADR << 7) | NETXEN_HW_QM_CRB_AGT_ADR)
274#define NETXEN_HW_CRB_HUB_AGT_ADR_SQN0 \
275 ((NETXEN_HW_H3_CH_HUB_ADR << 7) | NETXEN_HW_SQG0_CRB_AGT_ADR)
276#define NETXEN_HW_CRB_HUB_AGT_ADR_SQN1 \
277 ((NETXEN_HW_H3_CH_HUB_ADR << 7) | NETXEN_HW_SQG1_CRB_AGT_ADR)
278#define NETXEN_HW_CRB_HUB_AGT_ADR_SQN2 \
279 ((NETXEN_HW_H3_CH_HUB_ADR << 7) | NETXEN_HW_SQG2_CRB_AGT_ADR)
280#define NETXEN_HW_CRB_HUB_AGT_ADR_SQN3 \
281 ((NETXEN_HW_H3_CH_HUB_ADR << 7) | NETXEN_HW_SQG3_CRB_AGT_ADR)
282#define NETXEN_HW_CRB_HUB_AGT_ADR_RPMX1 \
283 ((NETXEN_HW_H3_CH_HUB_ADR << 7) | NETXEN_HW_RPMX1_CRB_AGT_ADR)
284#define NETXEN_HW_CRB_HUB_AGT_ADR_RPMX5 \
285 ((NETXEN_HW_H3_CH_HUB_ADR << 7) | NETXEN_HW_RPMX5_CRB_AGT_ADR)
286#define NETXEN_HW_CRB_HUB_AGT_ADR_RPMX6 \
287 ((NETXEN_HW_H3_CH_HUB_ADR << 7) | NETXEN_HW_RPMX6_CRB_AGT_ADR)
288#define NETXEN_HW_CRB_HUB_AGT_ADR_RPMX8 \
289 ((NETXEN_HW_H3_CH_HUB_ADR << 7) | NETXEN_HW_RPMX8_CRB_AGT_ADR)
290#define NETXEN_HW_CRB_HUB_AGT_ADR_CAS0 \
291 ((NETXEN_HW_H3_CH_HUB_ADR << 7) | NETXEN_HW_CAS0_CRB_AGT_ADR)
292#define NETXEN_HW_CRB_HUB_AGT_ADR_CAS1 \
293 ((NETXEN_HW_H3_CH_HUB_ADR << 7) | NETXEN_HW_CAS1_CRB_AGT_ADR)
294#define NETXEN_HW_CRB_HUB_AGT_ADR_CAS2 \
295 ((NETXEN_HW_H3_CH_HUB_ADR << 7) | NETXEN_HW_CAS2_CRB_AGT_ADR)
296#define NETXEN_HW_CRB_HUB_AGT_ADR_CAS3 \
297 ((NETXEN_HW_H3_CH_HUB_ADR << 7) | NETXEN_HW_CAS3_CRB_AGT_ADR)
298
299#define NETXEN_HW_CRB_HUB_AGT_ADR_PGNI \
300 ((NETXEN_HW_H4_CH_HUB_ADR << 7) | NETXEN_HW_PEGNI_CRB_AGT_ADR)
301#define NETXEN_HW_CRB_HUB_AGT_ADR_PGND \
302 ((NETXEN_HW_H4_CH_HUB_ADR << 7) | NETXEN_HW_PEGND_CRB_AGT_ADR)
303#define NETXEN_HW_CRB_HUB_AGT_ADR_PGN0 \
304 ((NETXEN_HW_H4_CH_HUB_ADR << 7) | NETXEN_HW_PEGN0_CRB_AGT_ADR)
305#define NETXEN_HW_CRB_HUB_AGT_ADR_PGN1 \
306 ((NETXEN_HW_H4_CH_HUB_ADR << 7) | NETXEN_HW_PEGN1_CRB_AGT_ADR)
307#define NETXEN_HW_CRB_HUB_AGT_ADR_PGN2 \
308 ((NETXEN_HW_H4_CH_HUB_ADR << 7) | NETXEN_HW_PEGN2_CRB_AGT_ADR)
309#define NETXEN_HW_CRB_HUB_AGT_ADR_PGN3 \
310 ((NETXEN_HW_H4_CH_HUB_ADR << 7) | NETXEN_HW_PEGN3_CRB_AGT_ADR)
Dhananjay Phadkee4c93c82008-07-21 19:44:02 -0700311#define NETXEN_HW_CRB_HUB_AGT_ADR_PGN4 \
312 ((NETXEN_HW_H4_CH_HUB_ADR << 7) | NETXEN_HW_PEGN4_CRB_AGT_ADR)
Amit S. Kale3d396eb2006-10-21 15:33:03 -0400313#define NETXEN_HW_CRB_HUB_AGT_ADR_PGNC \
314 ((NETXEN_HW_H4_CH_HUB_ADR << 7) | NETXEN_HW_PEGNC_CRB_AGT_ADR)
315#define NETXEN_HW_CRB_HUB_AGT_ADR_PGR0 \
316 ((NETXEN_HW_H4_CH_HUB_ADR << 7) | NETXEN_HW_PEGR0_CRB_AGT_ADR)
317#define NETXEN_HW_CRB_HUB_AGT_ADR_PGR1 \
318 ((NETXEN_HW_H4_CH_HUB_ADR << 7) | NETXEN_HW_PEGR1_CRB_AGT_ADR)
319#define NETXEN_HW_CRB_HUB_AGT_ADR_PGR2 \
320 ((NETXEN_HW_H4_CH_HUB_ADR << 7) | NETXEN_HW_PEGR2_CRB_AGT_ADR)
321#define NETXEN_HW_CRB_HUB_AGT_ADR_PGR3 \
322 ((NETXEN_HW_H4_CH_HUB_ADR << 7) | NETXEN_HW_PEGR3_CRB_AGT_ADR)
323
324#define NETXEN_HW_CRB_HUB_AGT_ADR_PGSI \
325 ((NETXEN_HW_H5_CH_HUB_ADR << 7) | NETXEN_HW_PEGSI_CRB_AGT_ADR)
326#define NETXEN_HW_CRB_HUB_AGT_ADR_PGSD \
327 ((NETXEN_HW_H5_CH_HUB_ADR << 7) | NETXEN_HW_PEGSD_CRB_AGT_ADR)
328#define NETXEN_HW_CRB_HUB_AGT_ADR_PGS0 \
329 ((NETXEN_HW_H5_CH_HUB_ADR << 7) | NETXEN_HW_PEGS0_CRB_AGT_ADR)
330#define NETXEN_HW_CRB_HUB_AGT_ADR_PGS1 \
331 ((NETXEN_HW_H5_CH_HUB_ADR << 7) | NETXEN_HW_PEGS1_CRB_AGT_ADR)
332#define NETXEN_HW_CRB_HUB_AGT_ADR_PGS2 \
333 ((NETXEN_HW_H5_CH_HUB_ADR << 7) | NETXEN_HW_PEGS2_CRB_AGT_ADR)
334#define NETXEN_HW_CRB_HUB_AGT_ADR_PGS3 \
335 ((NETXEN_HW_H5_CH_HUB_ADR << 7) | NETXEN_HW_PEGS3_CRB_AGT_ADR)
336#define NETXEN_HW_CRB_HUB_AGT_ADR_PGSC \
337 ((NETXEN_HW_H5_CH_HUB_ADR << 7) | NETXEN_HW_PEGSC_CRB_AGT_ADR)
338
339#define NETXEN_HW_CRB_HUB_AGT_ADR_CAM \
340 ((NETXEN_HW_H6_CH_HUB_ADR << 7) | NETXEN_HW_NCM_CRB_AGT_ADR)
341#define NETXEN_HW_CRB_HUB_AGT_ADR_TIMR \
342 ((NETXEN_HW_H6_CH_HUB_ADR << 7) | NETXEN_HW_TMR_CRB_AGT_ADR)
343#define NETXEN_HW_CRB_HUB_AGT_ADR_XDMA \
344 ((NETXEN_HW_H6_CH_HUB_ADR << 7) | NETXEN_HW_XDMA_CRB_AGT_ADR)
345#define NETXEN_HW_CRB_HUB_AGT_ADR_SN \
346 ((NETXEN_HW_H6_CH_HUB_ADR << 7) | NETXEN_HW_SN_CRB_AGT_ADR)
347#define NETXEN_HW_CRB_HUB_AGT_ADR_I2Q \
348 ((NETXEN_HW_H6_CH_HUB_ADR << 7) | NETXEN_HW_I2Q_CRB_AGT_ADR)
349#define NETXEN_HW_CRB_HUB_AGT_ADR_ROMUSB \
350 ((NETXEN_HW_H6_CH_HUB_ADR << 7) | NETXEN_HW_ROMUSB_CRB_AGT_ADR)
351#define NETXEN_HW_CRB_HUB_AGT_ADR_OCM0 \
352 ((NETXEN_HW_H6_CH_HUB_ADR << 7) | NETXEN_HW_OCM0_CRB_AGT_ADR)
353#define NETXEN_HW_CRB_HUB_AGT_ADR_OCM1 \
354 ((NETXEN_HW_H6_CH_HUB_ADR << 7) | NETXEN_HW_OCM1_CRB_AGT_ADR)
355#define NETXEN_HW_CRB_HUB_AGT_ADR_LPC \
356 ((NETXEN_HW_H6_CH_HUB_ADR << 7) | NETXEN_HW_LPC_CRB_AGT_ADR)
357
Dhananjay Phadked1733462009-06-17 17:27:24 +0000358#define NETXEN_SRE_MISC (NETXEN_CRB_SRE + 0x0002c)
Amit S. Kale3d396eb2006-10-21 15:33:03 -0400359#define NETXEN_SRE_INT_STATUS (NETXEN_CRB_SRE + 0x00034)
360#define NETXEN_SRE_PBI_ACTIVE_STATUS (NETXEN_CRB_SRE + 0x01014)
361#define NETXEN_SRE_L1RE_CTL (NETXEN_CRB_SRE + 0x03000)
362#define NETXEN_SRE_L2RE_CTL (NETXEN_CRB_SRE + 0x05000)
363#define NETXEN_SRE_BUF_CTL (NETXEN_CRB_SRE + 0x01000)
364
365#define NETXEN_DMA_BASE(U) (NETXEN_CRB_PCIX_MD + 0x20000 + ((U)<<16))
366#define NETXEN_DMA_COMMAND(U) (NETXEN_DMA_BASE(U) + 0x00008)
367
368#define NETXEN_I2Q_CLR_PCI_HI (NETXEN_CRB_I2Q + 0x00034)
369
370#define PEG_NETWORK_BASE(N) (NETXEN_CRB_PEG_NET_0 + (((N)&3) << 20))
371#define CRB_REG_EX_PC 0x3c
372
373#define ROMUSB_GLB (NETXEN_CRB_ROMUSB + 0x00000)
374#define ROMUSB_ROM (NETXEN_CRB_ROMUSB + 0x10000)
375
376#define NETXEN_ROMUSB_GLB_STATUS (ROMUSB_GLB + 0x0004)
377#define NETXEN_ROMUSB_GLB_SW_RESET (ROMUSB_GLB + 0x0008)
378#define NETXEN_ROMUSB_GLB_PAD_GPIO_I (ROMUSB_GLB + 0x000c)
379#define NETXEN_ROMUSB_GLB_CAS_RST (ROMUSB_GLB + 0x0038)
380#define NETXEN_ROMUSB_GLB_TEST_MUX_SEL (ROMUSB_GLB + 0x0044)
381#define NETXEN_ROMUSB_GLB_PEGTUNE_DONE (ROMUSB_GLB + 0x005c)
382#define NETXEN_ROMUSB_GLB_CHIP_CLK_CTRL (ROMUSB_GLB + 0x00A8)
383
384#define NETXEN_ROMUSB_GPIO(n) (ROMUSB_GLB + 0x60 + (4 * (n)))
385
386#define NETXEN_ROMUSB_ROM_INSTR_OPCODE (ROMUSB_ROM + 0x0004)
387#define NETXEN_ROMUSB_ROM_ADDRESS (ROMUSB_ROM + 0x0008)
Amit S. Kalecb8011a2006-11-29 09:00:10 -0800388#define NETXEN_ROMUSB_ROM_WDATA (ROMUSB_ROM + 0x000c)
Amit S. Kale3d396eb2006-10-21 15:33:03 -0400389#define NETXEN_ROMUSB_ROM_ABYTE_CNT (ROMUSB_ROM + 0x0010)
390#define NETXEN_ROMUSB_ROM_DUMMY_BYTE_CNT (ROMUSB_ROM + 0x0014)
391#define NETXEN_ROMUSB_ROM_RDATA (ROMUSB_ROM + 0x0018)
392
393/* Lock IDs for ROM lock */
394#define ROM_LOCK_DRIVER 0x0d417340
395
Amit S. Kalecb8011a2006-11-29 09:00:10 -0800396/******************************************************************************
397*
398* Definitions specific to M25P flash
399*
400*******************************************************************************
401* Instructions
402*/
403#define M25P_INSTR_WREN 0x06
404#define M25P_INSTR_WRDI 0x04
405#define M25P_INSTR_RDID 0x9f
406#define M25P_INSTR_RDSR 0x05
407#define M25P_INSTR_WRSR 0x01
408#define M25P_INSTR_READ 0x03
409#define M25P_INSTR_FAST_READ 0x0b
410#define M25P_INSTR_PP 0x02
411#define M25P_INSTR_SE 0xd8
412#define M25P_INSTR_BE 0xc7
413#define M25P_INSTR_DP 0xb9
414#define M25P_INSTR_RES 0xab
415
416/* all are 1MB windows */
417
418#define NETXEN_PCI_CRB_WINDOWSIZE 0x00100000
Amit S. Kale3d396eb2006-10-21 15:33:03 -0400419#define NETXEN_PCI_CRB_WINDOW(A) \
420 (NETXEN_PCI_CRBSPACE + (A)*NETXEN_PCI_CRB_WINDOWSIZE)
421
422#define NETXEN_CRB_NIU NETXEN_PCI_CRB_WINDOW(NETXEN_HW_PX_MAP_CRB_NIU)
423#define NETXEN_CRB_SRE NETXEN_PCI_CRB_WINDOW(NETXEN_HW_PX_MAP_CRB_SRE)
424#define NETXEN_CRB_ROMUSB \
425 NETXEN_PCI_CRB_WINDOW(NETXEN_HW_PX_MAP_CRB_ROMUSB)
426#define NETXEN_CRB_I2Q NETXEN_PCI_CRB_WINDOW(NETXEN_HW_PX_MAP_CRB_I2Q)
Dhananjay Phadkee4c93c82008-07-21 19:44:02 -0700427#define NETXEN_CRB_SMB NETXEN_PCI_CRB_WINDOW(NETXEN_HW_PX_MAP_CRB_SMB)
Amit S. Kale3d396eb2006-10-21 15:33:03 -0400428#define NETXEN_CRB_MAX NETXEN_PCI_CRB_WINDOW(64)
429
430#define NETXEN_CRB_PCIX_HOST NETXEN_PCI_CRB_WINDOW(NETXEN_HW_PX_MAP_CRB_PH)
431#define NETXEN_CRB_PCIX_HOST2 NETXEN_PCI_CRB_WINDOW(NETXEN_HW_PX_MAP_CRB_PH2)
432#define NETXEN_CRB_PEG_NET_0 NETXEN_PCI_CRB_WINDOW(NETXEN_HW_PX_MAP_CRB_PGN0)
433#define NETXEN_CRB_PEG_NET_1 NETXEN_PCI_CRB_WINDOW(NETXEN_HW_PX_MAP_CRB_PGN1)
434#define NETXEN_CRB_PEG_NET_2 NETXEN_PCI_CRB_WINDOW(NETXEN_HW_PX_MAP_CRB_PGN2)
435#define NETXEN_CRB_PEG_NET_3 NETXEN_PCI_CRB_WINDOW(NETXEN_HW_PX_MAP_CRB_PGN3)
Dhananjay Phadke6a581e92009-09-05 17:43:08 +0000436#define NETXEN_CRB_PEG_NET_4 NETXEN_PCI_CRB_WINDOW(NETXEN_HW_PX_MAP_CRB_SQS2)
Amit S. Kale3d396eb2006-10-21 15:33:03 -0400437#define NETXEN_CRB_PEG_NET_D NETXEN_PCI_CRB_WINDOW(NETXEN_HW_PX_MAP_CRB_PGND)
438#define NETXEN_CRB_PEG_NET_I NETXEN_PCI_CRB_WINDOW(NETXEN_HW_PX_MAP_CRB_PGNI)
439#define NETXEN_CRB_DDR_NET NETXEN_PCI_CRB_WINDOW(NETXEN_HW_PX_MAP_CRB_MN)
Dhananjay Phadkee4c93c82008-07-21 19:44:02 -0700440#define NETXEN_CRB_QDR_NET NETXEN_PCI_CRB_WINDOW(NETXEN_HW_PX_MAP_CRB_SN)
Amit S. Kale3d396eb2006-10-21 15:33:03 -0400441
442#define NETXEN_CRB_PCIX_MD NETXEN_PCI_CRB_WINDOW(NETXEN_HW_PX_MAP_CRB_PS)
443#define NETXEN_CRB_PCIE NETXEN_CRB_PCIX_MD
444
445#define ISR_INT_VECTOR (NETXEN_PCIX_PS_REG(PCIX_INT_VECTOR))
446#define ISR_INT_MASK (NETXEN_PCIX_PS_REG(PCIX_INT_MASK))
447#define ISR_INT_MASK_SLOW (NETXEN_PCIX_PS_REG(PCIX_INT_MASK))
448#define ISR_INT_TARGET_STATUS (NETXEN_PCIX_PS_REG(PCIX_TARGET_STATUS))
449#define ISR_INT_TARGET_MASK (NETXEN_PCIX_PS_REG(PCIX_TARGET_MASK))
Dhananjay Phadke443be792008-03-17 19:59:48 -0700450#define ISR_INT_TARGET_STATUS_F1 (NETXEN_PCIX_PS_REG(PCIX_TARGET_STATUS_F1))
451#define ISR_INT_TARGET_MASK_F1 (NETXEN_PCIX_PS_REG(PCIX_TARGET_MASK_F1))
452#define ISR_INT_TARGET_STATUS_F2 (NETXEN_PCIX_PS_REG(PCIX_TARGET_STATUS_F2))
453#define ISR_INT_TARGET_MASK_F2 (NETXEN_PCIX_PS_REG(PCIX_TARGET_MASK_F2))
454#define ISR_INT_TARGET_STATUS_F3 (NETXEN_PCIX_PS_REG(PCIX_TARGET_STATUS_F3))
455#define ISR_INT_TARGET_MASK_F3 (NETXEN_PCIX_PS_REG(PCIX_TARGET_MASK_F3))
Dhananjay Phadkee4c93c82008-07-21 19:44:02 -0700456#define ISR_INT_TARGET_STATUS_F4 (NETXEN_PCIX_PS_REG(PCIX_TARGET_STATUS_F4))
457#define ISR_INT_TARGET_MASK_F4 (NETXEN_PCIX_PS_REG(PCIX_TARGET_MASK_F4))
458#define ISR_INT_TARGET_STATUS_F5 (NETXEN_PCIX_PS_REG(PCIX_TARGET_STATUS_F5))
459#define ISR_INT_TARGET_MASK_F5 (NETXEN_PCIX_PS_REG(PCIX_TARGET_MASK_F5))
460#define ISR_INT_TARGET_STATUS_F6 (NETXEN_PCIX_PS_REG(PCIX_TARGET_STATUS_F6))
461#define ISR_INT_TARGET_MASK_F6 (NETXEN_PCIX_PS_REG(PCIX_TARGET_MASK_F6))
462#define ISR_INT_TARGET_STATUS_F7 (NETXEN_PCIX_PS_REG(PCIX_TARGET_STATUS_F7))
463#define ISR_INT_TARGET_MASK_F7 (NETXEN_PCIX_PS_REG(PCIX_TARGET_MASK_F7))
Amit S. Kale3d396eb2006-10-21 15:33:03 -0400464
465#define NETXEN_PCI_MAPSIZE 128
466#define NETXEN_PCI_DDR_NET (0x00000000UL)
467#define NETXEN_PCI_QDR_NET (0x04000000UL)
468#define NETXEN_PCI_DIRECT_CRB (0x04400000UL)
Dhananjay Phadkee4c93c82008-07-21 19:44:02 -0700469#define NETXEN_PCI_CAMQM (0x04800000UL)
Amit S. Kale3d396eb2006-10-21 15:33:03 -0400470#define NETXEN_PCI_CAMQM_MAX (0x04ffffffUL)
471#define NETXEN_PCI_OCM0 (0x05000000UL)
472#define NETXEN_PCI_OCM0_MAX (0x050fffffUL)
473#define NETXEN_PCI_OCM1 (0x05100000UL)
474#define NETXEN_PCI_OCM1_MAX (0x051fffffUL)
475#define NETXEN_PCI_CRBSPACE (0x06000000UL)
Mithlesh Thukral6c80b182007-04-20 07:55:26 -0700476#define NETXEN_PCI_128MB_SIZE (0x08000000UL)
477#define NETXEN_PCI_32MB_SIZE (0x02000000UL)
Dhananjay Phadkee4c93c82008-07-21 19:44:02 -0700478#define NETXEN_PCI_2MB_SIZE (0x00200000UL)
479
480#define NETXEN_PCI_MN_2M (0)
481#define NETXEN_PCI_MS_2M (0x80000)
482#define NETXEN_PCI_OCM0_2M (0x000c0000UL)
483#define NETXEN_PCI_CAMQM_2M_BASE (0x000ff800UL)
484#define NETXEN_PCI_CAMQM_2M_END (0x04800800UL)
Amit S. Kale3d396eb2006-10-21 15:33:03 -0400485
486#define NETXEN_CRB_CAM NETXEN_PCI_CRB_WINDOW(NETXEN_HW_PX_MAP_CRB_CAM)
487
488#define NETXEN_ADDR_DDR_NET (0x0000000000000000ULL)
489#define NETXEN_ADDR_DDR_NET_MAX (0x000000000fffffffULL)
490#define NETXEN_ADDR_OCM0 (0x0000000200000000ULL)
491#define NETXEN_ADDR_OCM0_MAX (0x00000002000fffffULL)
492#define NETXEN_ADDR_OCM1 (0x0000000200400000ULL)
493#define NETXEN_ADDR_OCM1_MAX (0x00000002004fffffULL)
494#define NETXEN_ADDR_QDR_NET (0x0000000300000000ULL)
Dhananjay Phadkee4c93c82008-07-21 19:44:02 -0700495#define NETXEN_ADDR_QDR_NET_MAX_P2 (0x00000003003fffffULL)
496#define NETXEN_ADDR_QDR_NET_MAX_P3 (0x0000000303ffffffULL)
497
498/*
499 * Register offsets for MN
500 */
501#define NETXEN_MIU_CONTROL (0x000)
502#define NETXEN_MIU_MN_CONTROL (NETXEN_CRB_DDR_NET+NETXEN_MIU_CONTROL)
Amit S. Kale3d396eb2006-10-21 15:33:03 -0400503
504 /* 200ms delay in each loop */
505#define NETXEN_NIU_PHY_WAITLEN 200000
506 /* 10 seconds before we give up */
507#define NETXEN_NIU_PHY_WAITMAX 50
508#define NETXEN_NIU_MAX_GBE_PORTS 4
Mithlesh Thukral13ba9c72007-04-20 07:53:05 -0700509#define NETXEN_NIU_MAX_XG_PORTS 2
Amit S. Kale3d396eb2006-10-21 15:33:03 -0400510
511#define NETXEN_NIU_MODE (NETXEN_CRB_NIU + 0x00000)
512
513#define NETXEN_NIU_XG_SINGLE_TERM (NETXEN_CRB_NIU + 0x00004)
514#define NETXEN_NIU_XG_DRIVE_HI (NETXEN_CRB_NIU + 0x00008)
515#define NETXEN_NIU_XG_DRIVE_LO (NETXEN_CRB_NIU + 0x0000c)
516#define NETXEN_NIU_XG_DTX (NETXEN_CRB_NIU + 0x00010)
517#define NETXEN_NIU_XG_DEQ (NETXEN_CRB_NIU + 0x00014)
518#define NETXEN_NIU_XG_WORD_ALIGN (NETXEN_CRB_NIU + 0x00018)
519#define NETXEN_NIU_XG_RESET (NETXEN_CRB_NIU + 0x0001c)
520#define NETXEN_NIU_XG_POWER_DOWN (NETXEN_CRB_NIU + 0x00020)
521#define NETXEN_NIU_XG_RESET_PLL (NETXEN_CRB_NIU + 0x00024)
522#define NETXEN_NIU_XG_SERDES_LOOPBACK (NETXEN_CRB_NIU + 0x00028)
523#define NETXEN_NIU_XG_DO_BYTE_ALIGN (NETXEN_CRB_NIU + 0x0002c)
524#define NETXEN_NIU_XG_TX_ENABLE (NETXEN_CRB_NIU + 0x00030)
525#define NETXEN_NIU_XG_RX_ENABLE (NETXEN_CRB_NIU + 0x00034)
526#define NETXEN_NIU_XG_STATUS (NETXEN_CRB_NIU + 0x00038)
527#define NETXEN_NIU_XG_PAUSE_THRESHOLD (NETXEN_CRB_NIU + 0x0003c)
528#define NETXEN_NIU_INT_MASK (NETXEN_CRB_NIU + 0x00040)
529#define NETXEN_NIU_ACTIVE_INT (NETXEN_CRB_NIU + 0x00044)
530#define NETXEN_NIU_MASKABLE_INT (NETXEN_CRB_NIU + 0x00048)
531
532#define NETXEN_NIU_STRAP_VALUE_SAVE_HIGHER (NETXEN_CRB_NIU + 0x0004c)
533
534#define NETXEN_NIU_GB_SERDES_RESET (NETXEN_CRB_NIU + 0x00050)
535#define NETXEN_NIU_GB0_GMII_MODE (NETXEN_CRB_NIU + 0x00054)
536#define NETXEN_NIU_GB0_MII_MODE (NETXEN_CRB_NIU + 0x00058)
537#define NETXEN_NIU_GB1_GMII_MODE (NETXEN_CRB_NIU + 0x0005c)
538#define NETXEN_NIU_GB1_MII_MODE (NETXEN_CRB_NIU + 0x00060)
539#define NETXEN_NIU_GB2_GMII_MODE (NETXEN_CRB_NIU + 0x00064)
540#define NETXEN_NIU_GB2_MII_MODE (NETXEN_CRB_NIU + 0x00068)
541#define NETXEN_NIU_GB3_GMII_MODE (NETXEN_CRB_NIU + 0x0006c)
542#define NETXEN_NIU_GB3_MII_MODE (NETXEN_CRB_NIU + 0x00070)
543#define NETXEN_NIU_REMOTE_LOOPBACK (NETXEN_CRB_NIU + 0x00074)
544#define NETXEN_NIU_GB0_HALF_DUPLEX (NETXEN_CRB_NIU + 0x00078)
545#define NETXEN_NIU_GB1_HALF_DUPLEX (NETXEN_CRB_NIU + 0x0007c)
546#define NETXEN_NIU_RESET_SYS_FIFOS (NETXEN_CRB_NIU + 0x00088)
547#define NETXEN_NIU_GB_CRC_DROP (NETXEN_CRB_NIU + 0x0008c)
548#define NETXEN_NIU_GB_DROP_WRONGADDR (NETXEN_CRB_NIU + 0x00090)
549#define NETXEN_NIU_TEST_MUX_CTL (NETXEN_CRB_NIU + 0x00094)
550#define NETXEN_NIU_XG_PAUSE_CTL (NETXEN_CRB_NIU + 0x00098)
551#define NETXEN_NIU_XG_PAUSE_LEVEL (NETXEN_CRB_NIU + 0x000dc)
552#define NETXEN_NIU_XG_SEL (NETXEN_CRB_NIU + 0x00128)
Mithlesh Thukral6c80b182007-04-20 07:55:26 -0700553#define NETXEN_NIU_GB_PAUSE_CTL (NETXEN_CRB_NIU + 0x0030c)
Amit S. Kale3d396eb2006-10-21 15:33:03 -0400554
Amit S. Kalecb8011a2006-11-29 09:00:10 -0800555#define NETXEN_NIU_FULL_LEVEL_XG (NETXEN_CRB_NIU + 0x00450)
556
557#define NETXEN_NIU_XG1_RESET (NETXEN_CRB_NIU + 0x0011c)
558#define NETXEN_NIU_XG1_POWER_DOWN (NETXEN_CRB_NIU + 0x00120)
559#define NETXEN_NIU_XG1_RESET_PLL (NETXEN_CRB_NIU + 0x00124)
560
Amit S. Kale3d396eb2006-10-21 15:33:03 -0400561#define NETXEN_MAC_ADDR_CNTL_REG (NETXEN_CRB_NIU + 0x1000)
562
563#define NETXEN_MULTICAST_ADDR_HI_0 (NETXEN_CRB_NIU + 0x1010)
564#define NETXEN_MULTICAST_ADDR_HI_1 (NETXEN_CRB_NIU + 0x1014)
565#define NETXEN_MULTICAST_ADDR_HI_2 (NETXEN_CRB_NIU + 0x1018)
566#define NETXEN_MULTICAST_ADDR_HI_3 (NETXEN_CRB_NIU + 0x101c)
567
Dhananjay Phadke623621b2008-07-21 19:44:01 -0700568#define NETXEN_UNICAST_ADDR_BASE (NETXEN_CRB_NIU + 0x1080)
569#define NETXEN_MULTICAST_ADDR_BASE (NETXEN_CRB_NIU + 0x1100)
570
Amit S. Kale3d396eb2006-10-21 15:33:03 -0400571#define NETXEN_NIU_GB_MAC_CONFIG_0(I) \
572 (NETXEN_CRB_NIU + 0x30000 + (I)*0x10000)
573#define NETXEN_NIU_GB_MAC_CONFIG_1(I) \
574 (NETXEN_CRB_NIU + 0x30004 + (I)*0x10000)
575#define NETXEN_NIU_GB_MAC_IPG_IFG(I) \
576 (NETXEN_CRB_NIU + 0x30008 + (I)*0x10000)
577#define NETXEN_NIU_GB_HALF_DUPLEX_CTRL(I) \
578 (NETXEN_CRB_NIU + 0x3000c + (I)*0x10000)
579#define NETXEN_NIU_GB_MAX_FRAME_SIZE(I) \
580 (NETXEN_CRB_NIU + 0x30010 + (I)*0x10000)
581#define NETXEN_NIU_GB_TEST_REG(I) \
582 (NETXEN_CRB_NIU + 0x3001c + (I)*0x10000)
583#define NETXEN_NIU_GB_MII_MGMT_CONFIG(I) \
584 (NETXEN_CRB_NIU + 0x30020 + (I)*0x10000)
585#define NETXEN_NIU_GB_MII_MGMT_COMMAND(I) \
586 (NETXEN_CRB_NIU + 0x30024 + (I)*0x10000)
587#define NETXEN_NIU_GB_MII_MGMT_ADDR(I) \
588 (NETXEN_CRB_NIU + 0x30028 + (I)*0x10000)
589#define NETXEN_NIU_GB_MII_MGMT_CTRL(I) \
590 (NETXEN_CRB_NIU + 0x3002c + (I)*0x10000)
591#define NETXEN_NIU_GB_MII_MGMT_STATUS(I) \
592 (NETXEN_CRB_NIU + 0x30030 + (I)*0x10000)
593#define NETXEN_NIU_GB_MII_MGMT_INDICATE(I) \
594 (NETXEN_CRB_NIU + 0x30034 + (I)*0x10000)
595#define NETXEN_NIU_GB_INTERFACE_CTRL(I) \
596 (NETXEN_CRB_NIU + 0x30038 + (I)*0x10000)
597#define NETXEN_NIU_GB_INTERFACE_STATUS(I) \
598 (NETXEN_CRB_NIU + 0x3003c + (I)*0x10000)
599#define NETXEN_NIU_GB_STATION_ADDR_0(I) \
600 (NETXEN_CRB_NIU + 0x30040 + (I)*0x10000)
601#define NETXEN_NIU_GB_STATION_ADDR_1(I) \
602 (NETXEN_CRB_NIU + 0x30044 + (I)*0x10000)
603
604#define NETXEN_NIU_XGE_CONFIG_0 (NETXEN_CRB_NIU + 0x70000)
605#define NETXEN_NIU_XGE_CONFIG_1 (NETXEN_CRB_NIU + 0x70004)
606#define NETXEN_NIU_XGE_IPG (NETXEN_CRB_NIU + 0x70008)
607#define NETXEN_NIU_XGE_STATION_ADDR_0_HI (NETXEN_CRB_NIU + 0x7000c)
608#define NETXEN_NIU_XGE_STATION_ADDR_0_1 (NETXEN_CRB_NIU + 0x70010)
609#define NETXEN_NIU_XGE_STATION_ADDR_1_LO (NETXEN_CRB_NIU + 0x70014)
610#define NETXEN_NIU_XGE_STATUS (NETXEN_CRB_NIU + 0x70018)
611#define NETXEN_NIU_XGE_MAX_FRAME_SIZE (NETXEN_CRB_NIU + 0x7001c)
612#define NETXEN_NIU_XGE_PAUSE_FRAME_VALUE (NETXEN_CRB_NIU + 0x70020)
613#define NETXEN_NIU_XGE_TX_BYTE_CNT (NETXEN_CRB_NIU + 0x70024)
614#define NETXEN_NIU_XGE_TX_FRAME_CNT (NETXEN_CRB_NIU + 0x70028)
615#define NETXEN_NIU_XGE_RX_BYTE_CNT (NETXEN_CRB_NIU + 0x7002c)
616#define NETXEN_NIU_XGE_RX_FRAME_CNT (NETXEN_CRB_NIU + 0x70030)
617#define NETXEN_NIU_XGE_AGGR_ERROR_CNT (NETXEN_CRB_NIU + 0x70034)
618#define NETXEN_NIU_XGE_MULTICAST_FRAME_CNT (NETXEN_CRB_NIU + 0x70038)
619#define NETXEN_NIU_XGE_UNICAST_FRAME_CNT (NETXEN_CRB_NIU + 0x7003c)
620#define NETXEN_NIU_XGE_CRC_ERROR_CNT (NETXEN_CRB_NIU + 0x70040)
621#define NETXEN_NIU_XGE_OVERSIZE_FRAME_ERR (NETXEN_CRB_NIU + 0x70044)
622#define NETXEN_NIU_XGE_UNDERSIZE_FRAME_ERR (NETXEN_CRB_NIU + 0x70048)
623#define NETXEN_NIU_XGE_LOCAL_ERROR_CNT (NETXEN_CRB_NIU + 0x7004c)
624#define NETXEN_NIU_XGE_REMOTE_ERROR_CNT (NETXEN_CRB_NIU + 0x70050)
625#define NETXEN_NIU_XGE_CONTROL_CHAR_CNT (NETXEN_CRB_NIU + 0x70054)
626#define NETXEN_NIU_XGE_PAUSE_FRAME_CNT (NETXEN_CRB_NIU + 0x70058)
Amit S. Kalecb8011a2006-11-29 09:00:10 -0800627#define NETXEN_NIU_XG1_CONFIG_0 (NETXEN_CRB_NIU + 0x80000)
628#define NETXEN_NIU_XG1_CONFIG_1 (NETXEN_CRB_NIU + 0x80004)
629#define NETXEN_NIU_XG1_IPG (NETXEN_CRB_NIU + 0x80008)
630#define NETXEN_NIU_XG1_STATION_ADDR_0_HI (NETXEN_CRB_NIU + 0x8000c)
631#define NETXEN_NIU_XG1_STATION_ADDR_0_1 (NETXEN_CRB_NIU + 0x80010)
632#define NETXEN_NIU_XG1_STATION_ADDR_1_LO (NETXEN_CRB_NIU + 0x80014)
633#define NETXEN_NIU_XG1_STATUS (NETXEN_CRB_NIU + 0x80018)
634#define NETXEN_NIU_XG1_MAX_FRAME_SIZE (NETXEN_CRB_NIU + 0x8001c)
635#define NETXEN_NIU_XG1_PAUSE_FRAME_VALUE (NETXEN_CRB_NIU + 0x80020)
636#define NETXEN_NIU_XG1_TX_BYTE_CNT (NETXEN_CRB_NIU + 0x80024)
637#define NETXEN_NIU_XG1_TX_FRAME_CNT (NETXEN_CRB_NIU + 0x80028)
638#define NETXEN_NIU_XG1_RX_BYTE_CNT (NETXEN_CRB_NIU + 0x8002c)
639#define NETXEN_NIU_XG1_RX_FRAME_CNT (NETXEN_CRB_NIU + 0x80030)
640#define NETXEN_NIU_XG1_AGGR_ERROR_CNT (NETXEN_CRB_NIU + 0x80034)
641#define NETXEN_NIU_XG1_MULTICAST_FRAME_CNT (NETXEN_CRB_NIU + 0x80038)
642#define NETXEN_NIU_XG1_UNICAST_FRAME_CNT (NETXEN_CRB_NIU + 0x8003c)
643#define NETXEN_NIU_XG1_CRC_ERROR_CNT (NETXEN_CRB_NIU + 0x80040)
644#define NETXEN_NIU_XG1_OVERSIZE_FRAME_ERR (NETXEN_CRB_NIU + 0x80044)
645#define NETXEN_NIU_XG1_UNDERSIZE_FRAME_ERR (NETXEN_CRB_NIU + 0x80048)
646#define NETXEN_NIU_XG1_LOCAL_ERROR_CNT (NETXEN_CRB_NIU + 0x8004c)
647#define NETXEN_NIU_XG1_REMOTE_ERROR_CNT (NETXEN_CRB_NIU + 0x80050)
648#define NETXEN_NIU_XG1_CONTROL_CHAR_CNT (NETXEN_CRB_NIU + 0x80054)
649#define NETXEN_NIU_XG1_PAUSE_FRAME_CNT (NETXEN_CRB_NIU + 0x80058)
Amit S. Kale3d396eb2006-10-21 15:33:03 -0400650
Dhananjay Phadkee4c93c82008-07-21 19:44:02 -0700651/* P3 802.3ap */
652#define NETXEN_NIU_AP_MAC_CONFIG_0(I) (NETXEN_CRB_NIU+0xa0000+(I)*0x10000)
653#define NETXEN_NIU_AP_MAC_CONFIG_1(I) (NETXEN_CRB_NIU+0xa0004+(I)*0x10000)
654#define NETXEN_NIU_AP_MAC_IPG_IFG(I) (NETXEN_CRB_NIU+0xa0008+(I)*0x10000)
655#define NETXEN_NIU_AP_HALF_DUPLEX_CTRL(I) (NETXEN_CRB_NIU+0xa000c+(I)*0x10000)
656#define NETXEN_NIU_AP_MAX_FRAME_SIZE(I) (NETXEN_CRB_NIU+0xa0010+(I)*0x10000)
657#define NETXEN_NIU_AP_TEST_REG(I) (NETXEN_CRB_NIU+0xa001c+(I)*0x10000)
658#define NETXEN_NIU_AP_MII_MGMT_CONFIG(I) (NETXEN_CRB_NIU+0xa0020+(I)*0x10000)
659#define NETXEN_NIU_AP_MII_MGMT_COMMAND(I) (NETXEN_CRB_NIU+0xa0024+(I)*0x10000)
660#define NETXEN_NIU_AP_MII_MGMT_ADDR(I) (NETXEN_CRB_NIU+0xa0028+(I)*0x10000)
661#define NETXEN_NIU_AP_MII_MGMT_CTRL(I) (NETXEN_CRB_NIU+0xa002c+(I)*0x10000)
662#define NETXEN_NIU_AP_MII_MGMT_STATUS(I) (NETXEN_CRB_NIU+0xa0030+(I)*0x10000)
663#define NETXEN_NIU_AP_MII_MGMT_INDICATE(I) (NETXEN_CRB_NIU+0xa0034+(I)*0x10000)
664#define NETXEN_NIU_AP_INTERFACE_CTRL(I) (NETXEN_CRB_NIU+0xa0038+(I)*0x10000)
665#define NETXEN_NIU_AP_INTERFACE_STATUS(I) (NETXEN_CRB_NIU+0xa003c+(I)*0x10000)
666#define NETXEN_NIU_AP_STATION_ADDR_0(I) (NETXEN_CRB_NIU+0xa0040+(I)*0x10000)
667#define NETXEN_NIU_AP_STATION_ADDR_1(I) (NETXEN_CRB_NIU+0xa0044+(I)*0x10000)
668
669/*
670 * Register offsets for MN
671 */
672#define MIU_CONTROL (0x000)
673#define MIU_TEST_AGT_CTRL (0x090)
674#define MIU_TEST_AGT_ADDR_LO (0x094)
675#define MIU_TEST_AGT_ADDR_HI (0x098)
676#define MIU_TEST_AGT_WRDATA_LO (0x0a0)
677#define MIU_TEST_AGT_WRDATA_HI (0x0a4)
678#define MIU_TEST_AGT_WRDATA(i) (0x0a0+(4*(i)))
679#define MIU_TEST_AGT_RDDATA_LO (0x0a8)
680#define MIU_TEST_AGT_RDDATA_HI (0x0ac)
681#define MIU_TEST_AGT_RDDATA(i) (0x0a8+(4*(i)))
682#define MIU_TEST_AGT_ADDR_MASK 0xfffffff8
683#define MIU_TEST_AGT_UPPER_ADDR(off) (0)
684
685/* MIU_TEST_AGT_CTRL flags. work for SIU as well */
686#define MIU_TA_CTL_START 1
687#define MIU_TA_CTL_ENABLE 2
688#define MIU_TA_CTL_WRITE 4
689#define MIU_TA_CTL_BUSY 8
690
691#define SIU_TEST_AGT_CTRL (0x060)
692#define SIU_TEST_AGT_ADDR_LO (0x064)
693#define SIU_TEST_AGT_ADDR_HI (0x078)
694#define SIU_TEST_AGT_WRDATA_LO (0x068)
695#define SIU_TEST_AGT_WRDATA_HI (0x06c)
696#define SIU_TEST_AGT_WRDATA(i) (0x068+(4*(i)))
697#define SIU_TEST_AGT_RDDATA_LO (0x070)
698#define SIU_TEST_AGT_RDDATA_HI (0x074)
699#define SIU_TEST_AGT_RDDATA(i) (0x070+(4*(i)))
700
701#define SIU_TEST_AGT_ADDR_MASK 0x3ffff8
702#define SIU_TEST_AGT_UPPER_ADDR(off) ((off)>>22)
703
Amit S. Kale3d396eb2006-10-21 15:33:03 -0400704/* XG Link status */
705#define XG_LINK_UP 0x10
706#define XG_LINK_DOWN 0x20
707
Dhananjay Phadkec9fc8912008-07-21 19:44:07 -0700708#define XG_LINK_UP_P3 0x01
709#define XG_LINK_DOWN_P3 0x02
710#define XG_LINK_STATE_P3_MASK 0xf
711#define XG_LINK_STATE_P3(pcifn,val) \
712 (((val) >> ((pcifn) * 4)) & XG_LINK_STATE_P3_MASK)
713
Dhananjay Phadke24a7a452008-08-01 03:14:55 -0700714#define P3_LINK_SPEED_MHZ 100
715#define P3_LINK_SPEED_MASK 0xff
716#define P3_LINK_SPEED_REG(pcifn) \
717 (CRB_PF_LINK_SPEED_1 + (((pcifn) / 4) * 4))
718#define P3_LINK_SPEED_VAL(pcifn, reg) \
719 (((reg) >> (8 * ((pcifn) & 0x3))) & P3_LINK_SPEED_MASK)
720
Amit S. Kale3d396eb2006-10-21 15:33:03 -0400721#define NETXEN_CAM_RAM_BASE (NETXEN_CRB_CAM + 0x02000)
722#define NETXEN_CAM_RAM(reg) (NETXEN_CAM_RAM_BASE + (reg))
723#define NETXEN_FW_VERSION_MAJOR (NETXEN_CAM_RAM(0x150))
724#define NETXEN_FW_VERSION_MINOR (NETXEN_CAM_RAM(0x154))
725#define NETXEN_FW_VERSION_SUB (NETXEN_CAM_RAM(0x158))
726#define NETXEN_ROM_LOCK_ID (NETXEN_CAM_RAM(0x100))
Dhananjay Phadke7d6fd5e2009-08-23 08:35:13 +0000727#define NETXEN_PHY_LOCK_ID (NETXEN_CAM_RAM(0x120))
Dhananjay Phadkee4c93c82008-07-21 19:44:02 -0700728#define NETXEN_CRB_WIN_LOCK_ID (NETXEN_CAM_RAM(0x124))
Amit S. Kale3d396eb2006-10-21 15:33:03 -0400729
Dhananjay Phadke7d6fd5e2009-08-23 08:35:13 +0000730#define NIC_CRB_BASE (NETXEN_CAM_RAM(0x200))
731#define NIC_CRB_BASE_2 (NETXEN_CAM_RAM(0x700))
732#define NETXEN_NIC_REG(X) (NIC_CRB_BASE+(X))
733#define NETXEN_NIC_REG_2(X) (NIC_CRB_BASE_2+(X))
734
735#define NX_CDRP_CRB_OFFSET (NETXEN_NIC_REG(0x18))
736#define NX_ARG1_CRB_OFFSET (NETXEN_NIC_REG(0x1c))
737#define NX_ARG2_CRB_OFFSET (NETXEN_NIC_REG(0x20))
738#define NX_ARG3_CRB_OFFSET (NETXEN_NIC_REG(0x24))
739#define NX_SIGN_CRB_OFFSET (NETXEN_NIC_REG(0x28))
740
741#define CRB_HOST_DUMMY_BUF_ADDR_HI (NETXEN_NIC_REG(0x3c))
742#define CRB_HOST_DUMMY_BUF_ADDR_LO (NETXEN_NIC_REG(0x40))
743
744#define CRB_CMDPEG_STATE (NETXEN_NIC_REG(0x50))
745#define CRB_RCVPEG_STATE (NETXEN_NIC_REG(0x13c))
746
747#define CRB_XG_STATE (NETXEN_NIC_REG(0x94))
748#define CRB_XG_STATE_P3 (NETXEN_NIC_REG(0x98))
749#define CRB_PF_LINK_SPEED_1 (NETXEN_NIC_REG(0xe8))
750#define CRB_PF_LINK_SPEED_2 (NETXEN_NIC_REG(0xec))
751
752#define CRB_MPORT_MODE (NETXEN_NIC_REG(0xc4))
753#define CRB_DMA_SHIFT (NETXEN_NIC_REG(0xcc))
754#define CRB_INT_VECTOR (NETXEN_NIC_REG(0xd4))
755
756#define CRB_CMD_PRODUCER_OFFSET (NETXEN_NIC_REG(0x08))
757#define CRB_CMD_CONSUMER_OFFSET (NETXEN_NIC_REG(0x0c))
758#define CRB_CMD_PRODUCER_OFFSET_1 (NETXEN_NIC_REG(0x1ac))
759#define CRB_CMD_CONSUMER_OFFSET_1 (NETXEN_NIC_REG(0x1b0))
760#define CRB_CMD_PRODUCER_OFFSET_2 (NETXEN_NIC_REG(0x1b8))
761#define CRB_CMD_CONSUMER_OFFSET_2 (NETXEN_NIC_REG(0x1bc))
762#define CRB_CMD_PRODUCER_OFFSET_3 (NETXEN_NIC_REG(0x1d0))
763#define CRB_CMD_CONSUMER_OFFSET_3 (NETXEN_NIC_REG(0x1d4))
764#define CRB_TEMP_STATE (NETXEN_NIC_REG(0x1b4))
765
766#define CRB_V2P_0 (NETXEN_NIC_REG(0x290))
767#define CRB_V2P(port) (CRB_V2P_0+((port)*4))
768#define CRB_DRIVER_VERSION (NETXEN_NIC_REG(0x2a0))
769
770#define CRB_SW_INT_MASK_0 (NETXEN_NIC_REG(0x1d8))
771#define CRB_SW_INT_MASK_1 (NETXEN_NIC_REG(0x1e0))
772#define CRB_SW_INT_MASK_2 (NETXEN_NIC_REG(0x1e4))
773#define CRB_SW_INT_MASK_3 (NETXEN_NIC_REG(0x1e8))
774
775#define CRB_FW_CAPABILITIES_1 (NETXEN_CAM_RAM(0x128))
776#define CRB_MAC_BLOCK_START (NETXEN_CAM_RAM(0x1c0))
777
778/*
779 * capabilities register, can be used to selectively enable/disable features
780 * for backward compability
781 */
782#define CRB_NIC_CAPABILITIES_HOST NETXEN_NIC_REG(0x1a8)
783#define CRB_NIC_CAPABILITIES_FW NETXEN_NIC_REG(0x1dc)
784#define CRB_NIC_MSI_MODE_HOST NETXEN_NIC_REG(0x270)
785#define CRB_NIC_MSI_MODE_FW NETXEN_NIC_REG(0x274)
786
787#define INTR_SCHEME_PERPORT 0x1
788#define MSI_MODE_MULTIFUNC 0x1
789
790/* used for ethtool tests */
791#define CRB_SCRATCHPAD_TEST NETXEN_NIC_REG(0x280)
792
793/*
794 * CrbPortPhanCntrHi/Lo is used to pass the address of HostPhantomIndex address
795 * which can be read by the Phantom host to get producer/consumer indexes from
796 * Phantom/Casper. If it is not HOST_SHARED_MEMORY, then the following
797 * registers will be used for the addresses of the ring's shared memory
798 * on the Phantom.
799 */
800
801#define nx_get_temp_val(x) ((x) >> 16)
802#define nx_get_temp_state(x) ((x) & 0xffff)
803#define nx_encode_temp(val, state) (((val) << 16) | (state))
804
805/*
806 * Temperature control.
807 */
808enum {
809 NX_TEMP_NORMAL = 0x1, /* Normal operating range */
810 NX_TEMP_WARN, /* Sound alert, temperature getting high */
811 NX_TEMP_PANIC /* Fatal error, hardware has shut down. */
812};
Amit S. Kalecb8011a2006-11-29 09:00:10 -0800813
814/* Lock IDs for PHY lock */
815#define PHY_LOCK_DRIVER 0x44524956
816
817/* Used for PS PCI Memory access */
818#define PCIX_PS_OP_ADDR_LO (0x10000)
819/* via CRB (PS side only) */
820#define PCIX_PS_OP_ADDR_HI (0x10004)
Amit S. Kale3d396eb2006-10-21 15:33:03 -0400821
822#define PCIX_INT_VECTOR (0x10100)
823#define PCIX_INT_MASK (0x10104)
824
Amit S. Kale3d396eb2006-10-21 15:33:03 -0400825#define PCIX_CRB_WINDOW (0x10210)
Mithlesh Thukral3176ff32007-04-20 07:52:37 -0700826#define PCIX_CRB_WINDOW_F0 (0x10210)
827#define PCIX_CRB_WINDOW_F1 (0x10230)
828#define PCIX_CRB_WINDOW_F2 (0x10250)
829#define PCIX_CRB_WINDOW_F3 (0x10270)
Dhananjay Phadkee4c93c82008-07-21 19:44:02 -0700830#define PCIX_CRB_WINDOW_F4 (0x102ac)
831#define PCIX_CRB_WINDOW_F5 (0x102bc)
832#define PCIX_CRB_WINDOW_F6 (0x102cc)
833#define PCIX_CRB_WINDOW_F7 (0x102dc)
834#define PCIE_CRB_WINDOW_REG(func) (((func) < 4) ? \
835 (PCIX_CRB_WINDOW_F0 + (0x20 * (func))) :\
836 (PCIX_CRB_WINDOW_F4 + (0x10 * ((func)-4))))
837
838#define PCIX_MN_WINDOW (0x10200)
839#define PCIX_MN_WINDOW_F0 (0x10200)
840#define PCIX_MN_WINDOW_F1 (0x10220)
841#define PCIX_MN_WINDOW_F2 (0x10240)
842#define PCIX_MN_WINDOW_F3 (0x10260)
843#define PCIX_MN_WINDOW_F4 (0x102a0)
844#define PCIX_MN_WINDOW_F5 (0x102b0)
845#define PCIX_MN_WINDOW_F6 (0x102c0)
846#define PCIX_MN_WINDOW_F7 (0x102d0)
847#define PCIE_MN_WINDOW_REG(func) (((func) < 4) ? \
848 (PCIX_MN_WINDOW_F0 + (0x20 * (func))) :\
849 (PCIX_MN_WINDOW_F4 + (0x10 * ((func)-4))))
850
851#define PCIX_SN_WINDOW (0x10208)
852#define PCIX_SN_WINDOW_F0 (0x10208)
853#define PCIX_SN_WINDOW_F1 (0x10228)
854#define PCIX_SN_WINDOW_F2 (0x10248)
855#define PCIX_SN_WINDOW_F3 (0x10268)
856#define PCIX_SN_WINDOW_F4 (0x102a8)
857#define PCIX_SN_WINDOW_F5 (0x102b8)
858#define PCIX_SN_WINDOW_F6 (0x102c8)
859#define PCIX_SN_WINDOW_F7 (0x102d8)
860#define PCIE_SN_WINDOW_REG(func) (((func) < 4) ? \
861 (PCIX_SN_WINDOW_F0 + (0x20 * (func))) :\
862 (PCIX_SN_WINDOW_F4 + (0x10 * ((func)-4))))
Amit S. Kale3d396eb2006-10-21 15:33:03 -0400863
864#define PCIX_TARGET_STATUS (0x10118)
Dhananjay Phadkee4c93c82008-07-21 19:44:02 -0700865#define PCIX_TARGET_STATUS_F1 (0x10160)
866#define PCIX_TARGET_STATUS_F2 (0x10164)
867#define PCIX_TARGET_STATUS_F3 (0x10168)
868#define PCIX_TARGET_STATUS_F4 (0x10360)
869#define PCIX_TARGET_STATUS_F5 (0x10364)
870#define PCIX_TARGET_STATUS_F6 (0x10368)
871#define PCIX_TARGET_STATUS_F7 (0x1036c)
872
Amit S. Kale3d396eb2006-10-21 15:33:03 -0400873#define PCIX_TARGET_MASK (0x10128)
Dhananjay Phadkee4c93c82008-07-21 19:44:02 -0700874#define PCIX_TARGET_MASK_F1 (0x10170)
875#define PCIX_TARGET_MASK_F2 (0x10174)
876#define PCIX_TARGET_MASK_F3 (0x10178)
877#define PCIX_TARGET_MASK_F4 (0x10370)
878#define PCIX_TARGET_MASK_F5 (0x10374)
879#define PCIX_TARGET_MASK_F6 (0x10378)
880#define PCIX_TARGET_MASK_F7 (0x1037c)
Amit S. Kale3d396eb2006-10-21 15:33:03 -0400881
882#define PCIX_MSI_F0 (0x13000)
Mithlesh Thukral3176ff32007-04-20 07:52:37 -0700883#define PCIX_MSI_F1 (0x13004)
884#define PCIX_MSI_F2 (0x13008)
885#define PCIX_MSI_F3 (0x1300c)
Dhananjay Phadkee4c93c82008-07-21 19:44:02 -0700886#define PCIX_MSI_F4 (0x13010)
887#define PCIX_MSI_F5 (0x13014)
888#define PCIX_MSI_F6 (0x13018)
889#define PCIX_MSI_F7 (0x1301c)
Mithlesh Thukral3176ff32007-04-20 07:52:37 -0700890#define PCIX_MSI_F(i) (0x13000+((i)*4))
Amit S. Kale3d396eb2006-10-21 15:33:03 -0400891
892#define PCIX_PS_MEM_SPACE (0x90000)
893
894#define NETXEN_PCIX_PH_REG(reg) (NETXEN_CRB_PCIE + (reg))
895#define NETXEN_PCIX_PS_REG(reg) (NETXEN_CRB_PCIX_MD + (reg))
896
897#define NETXEN_PCIE_REG(reg) (NETXEN_CRB_PCIE + (reg))
898
899#define PCIE_MAX_DMA_XFER_SIZE (0x1404c)
900
901#define PCIE_DCR 0x00d8
902
Dhananjay Phadkec9517e52009-08-24 19:23:26 +0000903#define PCIE_SEM0_LOCK (0x1c000)
904#define PCIE_SEM0_UNLOCK (0x1c004)
905#define PCIE_SEM1_LOCK (0x1c008)
906#define PCIE_SEM1_UNLOCK (0x1c00c)
Amit S. Kale3d396eb2006-10-21 15:33:03 -0400907#define PCIE_SEM2_LOCK (0x1c010) /* Flash lock */
908#define PCIE_SEM2_UNLOCK (0x1c014) /* Flash unlock */
Amit S. Kalecb8011a2006-11-29 09:00:10 -0800909#define PCIE_SEM3_LOCK (0x1c018) /* Phy lock */
910#define PCIE_SEM3_UNLOCK (0x1c01c) /* Phy unlock */
Dhananjay Phadkec9517e52009-08-24 19:23:26 +0000911#define PCIE_SEM4_LOCK (0x1c020)
912#define PCIE_SEM4_UNLOCK (0x1c024)
Dhananjay Phadkee4c93c82008-07-21 19:44:02 -0700913#define PCIE_SEM5_LOCK (0x1c028) /* API lock */
914#define PCIE_SEM5_UNLOCK (0x1c02c) /* API unlock */
915#define PCIE_SEM6_LOCK (0x1c030) /* sw lock */
916#define PCIE_SEM6_UNLOCK (0x1c034) /* sw unlock */
917#define PCIE_SEM7_LOCK (0x1c038) /* crb win lock */
918#define PCIE_SEM7_UNLOCK (0x1c03c) /* crbwin unlock*/
Dhananjay Phadkec9517e52009-08-24 19:23:26 +0000919#define PCIE_SEM_LOCK(N) (PCIE_SEM0_LOCK + 8*(N))
920#define PCIE_SEM_UNLOCK(N) (PCIE_SEM0_UNLOCK + 8*(N))
Amit S. Kale3d396eb2006-10-21 15:33:03 -0400921
Dhananjay Phadkee4c93c82008-07-21 19:44:02 -0700922#define PCIE_SETUP_FUNCTION (0x12040)
923#define PCIE_SETUP_FUNCTION2 (0x12048)
Dhananjay Phadked71e1be2008-08-01 03:14:57 -0700924#define PCIE_MISCCFG_RC (0x1206c)
Amit S. Kale3d396eb2006-10-21 15:33:03 -0400925#define PCIE_TGT_SPLIT_CHICKEN (0x12080)
Dhananjay Phadkee4c93c82008-07-21 19:44:02 -0700926#define PCIE_CHICKEN3 (0x120c8)
Amit S. Kale3d396eb2006-10-21 15:33:03 -0400927
Dhananjay Phadked71e1be2008-08-01 03:14:57 -0700928#define ISR_INT_STATE_REG (NETXEN_PCIX_PS_REG(PCIE_MISCCFG_RC))
Amit S. Kale3d396eb2006-10-21 15:33:03 -0400929#define PCIE_MAX_MASTER_SPLIT (0x14048)
930
Dhananjay Phadkee4c93c82008-07-21 19:44:02 -0700931#define NETXEN_PORT_MODE_NONE 0
932#define NETXEN_PORT_MODE_XG 1
933#define NETXEN_PORT_MODE_GB 2
934#define NETXEN_PORT_MODE_802_3_AP 3
935#define NETXEN_PORT_MODE_AUTO_NEG 4
936#define NETXEN_PORT_MODE_AUTO_NEG_1G 5
937#define NETXEN_PORT_MODE_AUTO_NEG_XG 6
938#define NETXEN_PORT_MODE_ADDR (NETXEN_CAM_RAM(0x24))
939#define NETXEN_WOL_PORT_MODE (NETXEN_CAM_RAM(0x198))
940
Dhananjay Phadke4da12942009-02-24 16:38:44 -0800941#define NETXEN_WOL_CONFIG_NV (NETXEN_CAM_RAM(0x184))
942#define NETXEN_WOL_CONFIG (NETXEN_CAM_RAM(0x188))
943
Dhananjay Phadkeba599d42009-02-24 16:38:22 -0800944#define NX_PEG_TUNE_MN_PRESENT 0x1
945#define NX_PEG_TUNE_CAPABILITY (NETXEN_CAM_RAM(0x02c))
946
Dhananjay Phadke83ac51f2009-07-26 20:07:39 +0000947#define NETXEN_DMA_WATCHDOG_CTRL (NETXEN_CAM_RAM(0x14))
Dhananjay Phadke67c38fc2009-07-01 11:41:43 +0000948#define NETXEN_PEG_ALIVE_COUNTER (NETXEN_CAM_RAM(0xb0))
Dhananjay Phadke6a581e92009-09-05 17:43:08 +0000949#define NETXEN_PEG_HALT_STATUS1 (NETXEN_CAM_RAM(0xa8))
950#define NETXEN_PEG_HALT_STATUS2 (NETXEN_CAM_RAM(0xac))
951#define NX_CRB_DEV_REF_COUNT (NETXEN_CAM_RAM(0x138))
952#define NX_CRB_DEV_STATE (NETXEN_CAM_RAM(0x140))
953
954/* Device State */
955#define NX_DEV_COLD 1
956#define NX_DEV_INITALIZING 2
957#define NX_DEV_READY 3
958#define NX_DEV_NEED_RESET 4
959#define NX_DEV_NEED_QUISCENT 5
960#define NX_DEV_FAILED 6
961
962#define NX_RCODE_DRIVER_INFO 0x20000000
963#define NX_RCODE_DRIVER_CAN_RELOAD 0x40000000
964#define NX_RCODE_FATAL_ERROR 0x80000000
965#define NX_FWERROR_PEGNUM(code) ((code) & 0xff)
966#define NX_FWERROR_CODE(code) ((code >> 8) & 0xfffff)
967
968#define FW_POLL_DELAY (2 * HZ)
969#define FW_FAIL_THRESH 3
970#define FW_POLL_THRESH 10
Dhananjay Phadke96acb6e2007-07-02 09:37:57 +0530971
Dhananjay Phadkee4c93c82008-07-21 19:44:02 -0700972#define ISR_MSI_INT_TRIGGER(FUNC) (NETXEN_PCIX_PS_REG(PCIX_MSI_F(FUNC)))
Dhananjay Phadked71e1be2008-08-01 03:14:57 -0700973#define ISR_LEGACY_INT_TRIGGERED(VAL) (((VAL) & 0x300) == 0x200)
Dhananjay Phadkee4c93c82008-07-21 19:44:02 -0700974
975/*
976 * PCI Interrupt Vector Values.
977 */
978#define PCIX_INT_VECTOR_BIT_F0 0x0080
979#define PCIX_INT_VECTOR_BIT_F1 0x0100
980#define PCIX_INT_VECTOR_BIT_F2 0x0200
981#define PCIX_INT_VECTOR_BIT_F3 0x0400
982#define PCIX_INT_VECTOR_BIT_F4 0x0800
983#define PCIX_INT_VECTOR_BIT_F5 0x1000
984#define PCIX_INT_VECTOR_BIT_F6 0x2000
985#define PCIX_INT_VECTOR_BIT_F7 0x4000
986
987struct netxen_legacy_intr_set {
988 uint32_t int_vec_bit;
989 uint32_t tgt_status_reg;
990 uint32_t tgt_mask_reg;
991 uint32_t pci_int_reg;
992};
993
994#define NX_LEGACY_INTR_CONFIG \
995{ \
996 { \
997 .int_vec_bit = PCIX_INT_VECTOR_BIT_F0, \
998 .tgt_status_reg = ISR_INT_TARGET_STATUS, \
999 .tgt_mask_reg = ISR_INT_TARGET_MASK, \
1000 .pci_int_reg = ISR_MSI_INT_TRIGGER(0) }, \
1001 \
1002 { \
1003 .int_vec_bit = PCIX_INT_VECTOR_BIT_F1, \
1004 .tgt_status_reg = ISR_INT_TARGET_STATUS_F1, \
1005 .tgt_mask_reg = ISR_INT_TARGET_MASK_F1, \
1006 .pci_int_reg = ISR_MSI_INT_TRIGGER(1) }, \
1007 \
1008 { \
1009 .int_vec_bit = PCIX_INT_VECTOR_BIT_F2, \
1010 .tgt_status_reg = ISR_INT_TARGET_STATUS_F2, \
1011 .tgt_mask_reg = ISR_INT_TARGET_MASK_F2, \
1012 .pci_int_reg = ISR_MSI_INT_TRIGGER(2) }, \
1013 \
1014 { \
1015 .int_vec_bit = PCIX_INT_VECTOR_BIT_F3, \
1016 .tgt_status_reg = ISR_INT_TARGET_STATUS_F3, \
1017 .tgt_mask_reg = ISR_INT_TARGET_MASK_F3, \
1018 .pci_int_reg = ISR_MSI_INT_TRIGGER(3) }, \
1019 \
1020 { \
1021 .int_vec_bit = PCIX_INT_VECTOR_BIT_F4, \
1022 .tgt_status_reg = ISR_INT_TARGET_STATUS_F4, \
1023 .tgt_mask_reg = ISR_INT_TARGET_MASK_F4, \
1024 .pci_int_reg = ISR_MSI_INT_TRIGGER(4) }, \
1025 \
1026 { \
1027 .int_vec_bit = PCIX_INT_VECTOR_BIT_F5, \
1028 .tgt_status_reg = ISR_INT_TARGET_STATUS_F5, \
1029 .tgt_mask_reg = ISR_INT_TARGET_MASK_F5, \
1030 .pci_int_reg = ISR_MSI_INT_TRIGGER(5) }, \
1031 \
1032 { \
1033 .int_vec_bit = PCIX_INT_VECTOR_BIT_F6, \
1034 .tgt_status_reg = ISR_INT_TARGET_STATUS_F6, \
1035 .tgt_mask_reg = ISR_INT_TARGET_MASK_F6, \
1036 .pci_int_reg = ISR_MSI_INT_TRIGGER(6) }, \
1037 \
1038 { \
1039 .int_vec_bit = PCIX_INT_VECTOR_BIT_F7, \
1040 .tgt_status_reg = ISR_INT_TARGET_STATUS_F7, \
1041 .tgt_mask_reg = ISR_INT_TARGET_MASK_F7, \
1042 .pci_int_reg = ISR_MSI_INT_TRIGGER(7) }, \
1043}
1044
Amit S. Kale3d396eb2006-10-21 15:33:03 -04001045#endif /* __NETXEN_NIC_HDR_H_ */