blob: 251ca02be6f042c33507fb69925cc7ad89c84111 [file] [log] [blame]
Krzysztof Parzyszekd8b093e2018-06-05 19:00:50 +00001; RUN: llc -march=hexagon < %s | FileCheck %s
2
3; CHECK-LABEL: f0:
4; CHECK: r0 = abs(r0)
5define i32 @f0(i32 %a0) #0 {
6 %v0 = ashr i32 %a0, 31
7 %v1 = xor i32 %a0, %v0
8 %v2 = sub i32 %v1, %v0
9 ret i32 %v2
10}
11
12; CHECK-LABEL: f1:
13; CHECK: r0 = abs(r0)
14define i32 @f1(i32 %a0) #0 {
15 %v0 = ashr i32 %a0, 31
16 %v1 = add i32 %a0, %v0
17 %v2 = xor i32 %v0, %v1
18 ret i32 %v2
19}
20
21; CHECK-LABEL: f2:
22; CHECK: r0 = abs(r0)
23define i32 @f2(i32 %a0) #0 {
24 %v0 = icmp slt i32 %a0, 0
25 %v1 = sub nsw i32 0, %a0
26 %v2 = select i1 %v0, i32 %v1, i32 %a0
27 ret i32 %v2
28}
29
30; CHECK-LABEL: f3:
31; CHECK: r1:0 = abs(r1:0)
32define i64 @f3(i64 %a0) #0 {
33 %v0 = ashr i64 %a0, 63
34 %v1 = xor i64 %a0, %v0
35 %v2 = sub i64 %v1, %v0
36 ret i64 %v2
37}
38
39; CHECK-LABEL: f4:
40; CHECK: r1:0 = abs(r1:0)
41define i64 @f4(i64 %a0) #0 {
42 %v0 = ashr i64 %a0, 63
43 %v1 = add i64 %a0, %v0
44 %v2 = xor i64 %v0, %v1
45 ret i64 %v2
46}
47
48; CHECK-LABEL: f5:
49; CHECK: r1:0 = abs(r1:0)
50define i64 @f5(i64 %a0) #0 {
51 %v0 = icmp slt i64 %a0, 0
52 %v1 = sub nsw i64 0, %a0
53 %v2 = select i1 %v0, i64 %v1, i64 %a0
54 ret i64 %v2
55}
56
57attributes #0 = { nounwind readnone "target-cpu"="hexagonv60" }