blob: 014098a7de893fc0b78e66bc71564b2576a80a94 [file] [log] [blame]
Linus Torvalds1da177e2005-04-16 15:20:36 -07001/****************************************************************************/
2
3/*
4 * m528xsim.h -- ColdFire 5280/5282 System Integration Module support.
5 *
6 * (C) Copyright 2003, Greg Ungerer (gerg@snapgear.com)
7 */
8
9/****************************************************************************/
10#ifndef m528xsim_h
11#define m528xsim_h
12/****************************************************************************/
13
Greg Ungerer733f31b2010-11-02 17:40:37 +100014#define CPU_NAME "COLDFIRE(m528x)"
15#define CPU_INSTR_PER_JIFFY 3
Linus Torvalds1da177e2005-04-16 15:20:36 -070016
Greg Ungerera12cf0a2010-11-09 10:12:29 +100017#include <asm/m52xxacr.h>
18
Linus Torvalds1da177e2005-04-16 15:20:36 -070019/*
20 * Define the 5280/5282 SIM register set addresses.
21 */
Greg Ungerer254eef72011-03-05 22:17:17 +100022#define MCFICM_INTC0 (MCF_IPSBAR + 0x0c00) /* Base for Interrupt Ctrl 0 */
23#define MCFICM_INTC1 (MCF_IPSBAR + 0x0d00) /* Base for Interrupt Ctrl 0 */
24
Linus Torvalds1da177e2005-04-16 15:20:36 -070025#define MCFINTC_IPRH 0x00 /* Interrupt pending 32-63 */
26#define MCFINTC_IPRL 0x04 /* Interrupt pending 1-31 */
27#define MCFINTC_IMRH 0x08 /* Interrupt mask 32-63 */
28#define MCFINTC_IMRL 0x0c /* Interrupt mask 1-31 */
29#define MCFINTC_INTFRCH 0x10 /* Interrupt force 32-63 */
30#define MCFINTC_INTFRCL 0x14 /* Interrupt force 1-31 */
31#define MCFINTC_IRLR 0x18 /* */
32#define MCFINTC_IACKL 0x19 /* */
33#define MCFINTC_ICR0 0x40 /* Base ICR register */
34
35#define MCFINT_VECBASE 64 /* Vector base number */
36#define MCFINT_UART0 13 /* Interrupt number for UART0 */
Steven King91d60412010-01-22 12:43:03 -080037#define MCFINT_QSPI 18 /* Interrupt number for QSPI */
Linus Torvalds1da177e2005-04-16 15:20:36 -070038#define MCFINT_PIT1 55 /* Interrupt number for PIT1 */
39
40/*
41 * SDRAM configuration registers.
42 */
43#define MCFSIM_DCR 0x44 /* SDRAM control */
44#define MCFSIM_DACR0 0x48 /* SDRAM base address 0 */
45#define MCFSIM_DMR0 0x4c /* SDRAM address mask 0 */
46#define MCFSIM_DACR1 0x50 /* SDRAM base address 1 */
47#define MCFSIM_DMR1 0x54 /* SDRAM address mask 1 */
48
Greg Ungerer7ce4d422005-09-12 11:18:10 +100049/*
Greg Ungerer57015422010-11-03 12:50:30 +100050 * UART module.
51 */
52#define MCFUART_BASE1 0x200 /* Base address of UART1 */
53#define MCFUART_BASE2 0x240 /* Base address of UART2 */
54#define MCFUART_BASE3 0x280 /* Base address of UART3 */
55
56/*
sfking@fdwdc.com6da6e632009-06-19 18:11:08 -070057 * GPIO registers
58 */
59#define MCFGPIO_PORTA (MCF_IPSBAR + 0x00100000)
60#define MCFGPIO_PORTB (MCF_IPSBAR + 0x00100001)
61#define MCFGPIO_PORTC (MCF_IPSBAR + 0x00100002)
62#define MCFGPIO_PORTD (MCF_IPSBAR + 0x00100003)
63#define MCFGPIO_PORTE (MCF_IPSBAR + 0x00100004)
64#define MCFGPIO_PORTF (MCF_IPSBAR + 0x00100005)
65#define MCFGPIO_PORTG (MCF_IPSBAR + 0x00100006)
66#define MCFGPIO_PORTH (MCF_IPSBAR + 0x00100007)
67#define MCFGPIO_PORTJ (MCF_IPSBAR + 0x00100008)
68#define MCFGPIO_PORTDD (MCF_IPSBAR + 0x00100009)
69#define MCFGPIO_PORTEH (MCF_IPSBAR + 0x0010000A)
70#define MCFGPIO_PORTEL (MCF_IPSBAR + 0x0010000B)
71#define MCFGPIO_PORTAS (MCF_IPSBAR + 0x0010000C)
72#define MCFGPIO_PORTQS (MCF_IPSBAR + 0x0010000D)
73#define MCFGPIO_PORTSD (MCF_IPSBAR + 0x0010000E)
74#define MCFGPIO_PORTTC (MCF_IPSBAR + 0x0010000F)
75#define MCFGPIO_PORTTD (MCF_IPSBAR + 0x00100010)
76#define MCFGPIO_PORTUA (MCF_IPSBAR + 0x00100011)
77
78#define MCFGPIO_DDRA (MCF_IPSBAR + 0x00100014)
79#define MCFGPIO_DDRB (MCF_IPSBAR + 0x00100015)
80#define MCFGPIO_DDRC (MCF_IPSBAR + 0x00100016)
81#define MCFGPIO_DDRD (MCF_IPSBAR + 0x00100017)
82#define MCFGPIO_DDRE (MCF_IPSBAR + 0x00100018)
83#define MCFGPIO_DDRF (MCF_IPSBAR + 0x00100019)
84#define MCFGPIO_DDRG (MCF_IPSBAR + 0x0010001A)
85#define MCFGPIO_DDRH (MCF_IPSBAR + 0x0010001B)
86#define MCFGPIO_DDRJ (MCF_IPSBAR + 0x0010001C)
87#define MCFGPIO_DDRDD (MCF_IPSBAR + 0x0010001D)
88#define MCFGPIO_DDREH (MCF_IPSBAR + 0x0010001E)
89#define MCFGPIO_DDREL (MCF_IPSBAR + 0x0010001F)
90#define MCFGPIO_DDRAS (MCF_IPSBAR + 0x00100020)
91#define MCFGPIO_DDRQS (MCF_IPSBAR + 0x00100021)
92#define MCFGPIO_DDRSD (MCF_IPSBAR + 0x00100022)
93#define MCFGPIO_DDRTC (MCF_IPSBAR + 0x00100023)
94#define MCFGPIO_DDRTD (MCF_IPSBAR + 0x00100024)
95#define MCFGPIO_DDRUA (MCF_IPSBAR + 0x00100025)
96
97#define MCFGPIO_PORTAP (MCF_IPSBAR + 0x00100028)
98#define MCFGPIO_PORTBP (MCF_IPSBAR + 0x00100029)
99#define MCFGPIO_PORTCP (MCF_IPSBAR + 0x0010002A)
100#define MCFGPIO_PORTDP (MCF_IPSBAR + 0x0010002B)
101#define MCFGPIO_PORTEP (MCF_IPSBAR + 0x0010002C)
102#define MCFGPIO_PORTFP (MCF_IPSBAR + 0x0010002D)
103#define MCFGPIO_PORTGP (MCF_IPSBAR + 0x0010002E)
104#define MCFGPIO_PORTHP (MCF_IPSBAR + 0x0010002F)
105#define MCFGPIO_PORTJP (MCF_IPSBAR + 0x00100030)
106#define MCFGPIO_PORTDDP (MCF_IPSBAR + 0x00100031)
107#define MCFGPIO_PORTEHP (MCF_IPSBAR + 0x00100032)
108#define MCFGPIO_PORTELP (MCF_IPSBAR + 0x00100033)
109#define MCFGPIO_PORTASP (MCF_IPSBAR + 0x00100034)
110#define MCFGPIO_PORTQSP (MCF_IPSBAR + 0x00100035)
111#define MCFGPIO_PORTSDP (MCF_IPSBAR + 0x00100036)
112#define MCFGPIO_PORTTCP (MCF_IPSBAR + 0x00100037)
113#define MCFGPIO_PORTTDP (MCF_IPSBAR + 0x00100038)
114#define MCFGPIO_PORTUAP (MCF_IPSBAR + 0x00100039)
115
116#define MCFGPIO_SETA (MCF_IPSBAR + 0x00100028)
117#define MCFGPIO_SETB (MCF_IPSBAR + 0x00100029)
118#define MCFGPIO_SETC (MCF_IPSBAR + 0x0010002A)
119#define MCFGPIO_SETD (MCF_IPSBAR + 0x0010002B)
120#define MCFGPIO_SETE (MCF_IPSBAR + 0x0010002C)
121#define MCFGPIO_SETF (MCF_IPSBAR + 0x0010002D)
122#define MCFGPIO_SETG (MCF_IPSBAR + 0x0010002E)
123#define MCFGPIO_SETH (MCF_IPSBAR + 0x0010002F)
124#define MCFGPIO_SETJ (MCF_IPSBAR + 0x00100030)
125#define MCFGPIO_SETDD (MCF_IPSBAR + 0x00100031)
126#define MCFGPIO_SETEH (MCF_IPSBAR + 0x00100032)
127#define MCFGPIO_SETEL (MCF_IPSBAR + 0x00100033)
128#define MCFGPIO_SETAS (MCF_IPSBAR + 0x00100034)
129#define MCFGPIO_SETQS (MCF_IPSBAR + 0x00100035)
130#define MCFGPIO_SETSD (MCF_IPSBAR + 0x00100036)
131#define MCFGPIO_SETTC (MCF_IPSBAR + 0x00100037)
132#define MCFGPIO_SETTD (MCF_IPSBAR + 0x00100038)
133#define MCFGPIO_SETUA (MCF_IPSBAR + 0x00100039)
134
135#define MCFGPIO_CLRA (MCF_IPSBAR + 0x0010003C)
136#define MCFGPIO_CLRB (MCF_IPSBAR + 0x0010003D)
137#define MCFGPIO_CLRC (MCF_IPSBAR + 0x0010003E)
138#define MCFGPIO_CLRD (MCF_IPSBAR + 0x0010003F)
139#define MCFGPIO_CLRE (MCF_IPSBAR + 0x00100040)
140#define MCFGPIO_CLRF (MCF_IPSBAR + 0x00100041)
141#define MCFGPIO_CLRG (MCF_IPSBAR + 0x00100042)
142#define MCFGPIO_CLRH (MCF_IPSBAR + 0x00100043)
143#define MCFGPIO_CLRJ (MCF_IPSBAR + 0x00100044)
144#define MCFGPIO_CLRDD (MCF_IPSBAR + 0x00100045)
145#define MCFGPIO_CLREH (MCF_IPSBAR + 0x00100046)
146#define MCFGPIO_CLREL (MCF_IPSBAR + 0x00100047)
147#define MCFGPIO_CLRAS (MCF_IPSBAR + 0x00100048)
148#define MCFGPIO_CLRQS (MCF_IPSBAR + 0x00100049)
149#define MCFGPIO_CLRSD (MCF_IPSBAR + 0x0010004A)
150#define MCFGPIO_CLRTC (MCF_IPSBAR + 0x0010004B)
151#define MCFGPIO_CLRTD (MCF_IPSBAR + 0x0010004C)
152#define MCFGPIO_CLRUA (MCF_IPSBAR + 0x0010004D)
153
154#define MCFGPIO_PBCDPAR (MCF_IPSBAR + 0x00100050)
155#define MCFGPIO_PFPAR (MCF_IPSBAR + 0x00100051)
156#define MCFGPIO_PEPAR (MCF_IPSBAR + 0x00100052)
157#define MCFGPIO_PJPAR (MCF_IPSBAR + 0x00100054)
158#define MCFGPIO_PSDPAR (MCF_IPSBAR + 0x00100055)
159#define MCFGPIO_PASPAR (MCF_IPSBAR + 0x00100056)
160#define MCFGPIO_PEHLPAR (MCF_IPSBAR + 0x00100058)
161#define MCFGPIO_PQSPAR (MCF_IPSBAR + 0x00100059)
162#define MCFGPIO_PTCPAR (MCF_IPSBAR + 0x0010005A)
163#define MCFGPIO_PTDPAR (MCF_IPSBAR + 0x0010005B)
164#define MCFGPIO_PUAPAR (MCF_IPSBAR + 0x0010005C)
165
166/*
Greg Ungererf317c712011-03-05 23:32:35 +1000167 * PIT timer base addresses.
168 */
169#define MCFPIT_BASE1 (MCF_IPSBAR + 0x00150000)
170#define MCFPIT_BASE2 (MCF_IPSBAR + 0x00160000)
171#define MCFPIT_BASE3 (MCF_IPSBAR + 0x00170000)
172#define MCFPIT_BASE4 (MCF_IPSBAR + 0x00180000)
173
174/*
sfking@fdwdc.com6da6e632009-06-19 18:11:08 -0700175 * Edge Port registers
176 */
177#define MCFEPORT_EPPAR (MCF_IPSBAR + 0x00130000)
178#define MCFEPORT_EPDDR (MCF_IPSBAR + 0x00130002)
179#define MCFEPORT_EPIER (MCF_IPSBAR + 0x00130003)
180#define MCFEPORT_EPDR (MCF_IPSBAR + 0x00130004)
181#define MCFEPORT_EPPDR (MCF_IPSBAR + 0x00130005)
182#define MCFEPORT_EPFR (MCF_IPSBAR + 0x00130006)
183
184/*
185 * Queued ADC registers
186 */
187#define MCFQADC_PORTQA (MCF_IPSBAR + 0x00190006)
188#define MCFQADC_PORTQB (MCF_IPSBAR + 0x00190007)
189#define MCFQADC_DDRQA (MCF_IPSBAR + 0x00190008)
190#define MCFQADC_DDRQB (MCF_IPSBAR + 0x00190009)
191
192/*
193 * General Purpose Timers registers
194 */
195#define MCFGPTA_GPTPORT (MCF_IPSBAR + 0x001A001D)
196#define MCFGPTA_GPTDDR (MCF_IPSBAR + 0x001A001E)
197#define MCFGPTB_GPTPORT (MCF_IPSBAR + 0x001B001D)
198#define MCFGPTB_GPTDDR (MCF_IPSBAR + 0x001B001E)
199/*
200 *
201 * definitions for generic gpio support
202 *
203 */
204#define MCFGPIO_PODR MCFGPIO_PORTA /* port output data */
205#define MCFGPIO_PDDR MCFGPIO_DDRA /* port data direction */
206#define MCFGPIO_PPDR MCFGPIO_PORTAP /* port pin data */
207#define MCFGPIO_SETR MCFGPIO_SETA /* set output */
208#define MCFGPIO_CLRR MCFGPIO_CLRA /* clr output */
209
210#define MCFGPIO_IRQ_MAX 8
211#define MCFGPIO_IRQ_VECBASE MCFINT_VECBASE
212#define MCFGPIO_PIN_MAX 180
213
214
215/*
Greg Ungerer7ce4d422005-09-12 11:18:10 +1000216 * Derek Cheung - 6 Feb 2005
217 * add I2C and QSPI register definition using Freescale's MCF5282
218 */
219/* set Port AS pin for I2C or UART */
220#define MCF5282_GPIO_PASPAR (volatile u16 *) (MCF_IPSBAR + 0x00100056)
221
Greg Ungerer8bb25182007-03-07 11:28:13 +1000222/* Port UA Pin Assignment Register (8 Bit) */
223#define MCF5282_GPIO_PUAPAR 0x10005C
224
Greg Ungerer7ce4d422005-09-12 11:18:10 +1000225/* Interrupt Mask Register Register Low */
226#define MCF5282_INTC0_IMRL (volatile u32 *) (MCF_IPSBAR + 0x0C0C)
227/* Interrupt Control Register 7 */
228#define MCF5282_INTC0_ICR17 (volatile u8 *) (MCF_IPSBAR + 0x0C51)
229
230
Greg Ungererdd65b1d2009-04-30 23:15:56 +1000231/*
232 * Reset Control Unit (relative to IPSBAR).
233 */
234#define MCF_RCR 0x110000
235#define MCF_RSR 0x110001
236
237#define MCF_RCR_SWRESET 0x80 /* Software reset bit */
238#define MCF_RCR_FRCSTOUT 0x40 /* Force external reset */
Greg Ungerer7ce4d422005-09-12 11:18:10 +1000239
240/*********************************************************************
241*
242* Inter-IC (I2C) Module
243*
244*********************************************************************/
245/* Read/Write access macros for general use */
246#define MCF5282_I2C_I2ADR (volatile u8 *) (MCF_IPSBAR + 0x0300) // Address
247#define MCF5282_I2C_I2FDR (volatile u8 *) (MCF_IPSBAR + 0x0304) // Freq Divider
248#define MCF5282_I2C_I2CR (volatile u8 *) (MCF_IPSBAR + 0x0308) // Control
249#define MCF5282_I2C_I2SR (volatile u8 *) (MCF_IPSBAR + 0x030C) // Status
250#define MCF5282_I2C_I2DR (volatile u8 *) (MCF_IPSBAR + 0x0310) // Data I/O
251
252/* Bit level definitions and macros */
253#define MCF5282_I2C_I2ADR_ADDR(x) (((x)&0x7F)<<0x01)
254
255#define MCF5282_I2C_I2FDR_IC(x) (((x)&0x3F))
256
257#define MCF5282_I2C_I2CR_IEN (0x80) // I2C enable
258#define MCF5282_I2C_I2CR_IIEN (0x40) // interrupt enable
259#define MCF5282_I2C_I2CR_MSTA (0x20) // master/slave mode
260#define MCF5282_I2C_I2CR_MTX (0x10) // transmit/receive mode
261#define MCF5282_I2C_I2CR_TXAK (0x08) // transmit acknowledge enable
262#define MCF5282_I2C_I2CR_RSTA (0x04) // repeat start
263
264#define MCF5282_I2C_I2SR_ICF (0x80) // data transfer bit
265#define MCF5282_I2C_I2SR_IAAS (0x40) // I2C addressed as a slave
266#define MCF5282_I2C_I2SR_IBB (0x20) // I2C bus busy
267#define MCF5282_I2C_I2SR_IAL (0x10) // aribitration lost
268#define MCF5282_I2C_I2SR_SRW (0x04) // slave read/write
269#define MCF5282_I2C_I2SR_IIF (0x02) // I2C interrupt
270#define MCF5282_I2C_I2SR_RXAK (0x01) // received acknowledge
271
272
Linus Torvalds1da177e2005-04-16 15:20:36 -0700273#endif /* m528xsim_h */