blob: d299552ab5b0713aecb41bc813af94715f83edfb [file] [log] [blame]
Linus Torvalds1da177e2005-04-16 15:20:36 -07001/****************************************************************************/
2
3/*
4 * m527xsim.h -- ColdFire 5270/5271 System Integration Module support.
5 *
6 * (C) Copyright 2004, Greg Ungerer (gerg@snapgear.com)
7 */
8
9/****************************************************************************/
10#ifndef m527xsim_h
11#define m527xsim_h
12/****************************************************************************/
13
Greg Ungerer733f31b2010-11-02 17:40:37 +100014#define CPU_NAME "COLDFIRE(m527x)"
15#define CPU_INSTR_PER_JIFFY 3
Greg Ungerer7fc82b62010-11-02 17:13:27 +100016
Greg Ungerera12cf0a2010-11-09 10:12:29 +100017#include <asm/m52xxacr.h>
Linus Torvalds1da177e2005-04-16 15:20:36 -070018
19/*
20 * Define the 5270/5271 SIM register set addresses.
21 */
Greg Ungerer254eef72011-03-05 22:17:17 +100022#define MCFICM_INTC0 (MCF_IPSBAR + 0x0c00) /* Base for Interrupt Ctrl 0 */
23#define MCFICM_INTC1 (MCF_IPSBAR + 0x0d00) /* Base for Interrupt Ctrl 1 */
24
Linus Torvalds1da177e2005-04-16 15:20:36 -070025#define MCFINTC_IPRH 0x00 /* Interrupt pending 32-63 */
26#define MCFINTC_IPRL 0x04 /* Interrupt pending 1-31 */
27#define MCFINTC_IMRH 0x08 /* Interrupt mask 32-63 */
28#define MCFINTC_IMRL 0x0c /* Interrupt mask 1-31 */
29#define MCFINTC_INTFRCH 0x10 /* Interrupt force 32-63 */
30#define MCFINTC_INTFRCL 0x14 /* Interrupt force 1-31 */
31#define MCFINTC_IRLR 0x18 /* */
32#define MCFINTC_IACKL 0x19 /* */
33#define MCFINTC_ICR0 0x40 /* Base ICR register */
34
35#define MCFINT_VECBASE 64 /* Vector base number */
36#define MCFINT_UART0 13 /* Interrupt number for UART0 */
37#define MCFINT_UART1 14 /* Interrupt number for UART1 */
38#define MCFINT_UART2 15 /* Interrupt number for UART2 */
Steven King91d60412010-01-22 12:43:03 -080039#define MCFINT_QSPI 18 /* Interrupt number for QSPI */
Linus Torvalds1da177e2005-04-16 15:20:36 -070040#define MCFINT_PIT1 36 /* Interrupt number for PIT1 */
41
42/*
43 * SDRAM configuration registers.
44 */
Greg Ungererd8716292005-09-12 11:18:10 +100045#ifdef CONFIG_M5271
Linus Torvalds1da177e2005-04-16 15:20:36 -070046#define MCFSIM_DCR 0x40 /* SDRAM control */
47#define MCFSIM_DACR0 0x48 /* SDRAM base address 0 */
48#define MCFSIM_DMR0 0x4c /* SDRAM address mask 0 */
49#define MCFSIM_DACR1 0x50 /* SDRAM base address 1 */
50#define MCFSIM_DMR1 0x54 /* SDRAM address mask 1 */
Greg Ungererd8716292005-09-12 11:18:10 +100051#endif
52#ifdef CONFIG_M5275
Linus Torvalds1da177e2005-04-16 15:20:36 -070053#define MCFSIM_DMR 0x40 /* SDRAM mode */
54#define MCFSIM_DCR 0x44 /* SDRAM control */
55#define MCFSIM_DCFG1 0x48 /* SDRAM configuration 1 */
56#define MCFSIM_DCFG2 0x4c /* SDRAM configuration 2 */
57#define MCFSIM_DBAR0 0x50 /* SDRAM base address 0 */
58#define MCFSIM_DMR0 0x54 /* SDRAM address mask 0 */
59#define MCFSIM_DBAR1 0x58 /* SDRAM base address 1 */
60#define MCFSIM_DMR1 0x5c /* SDRAM address mask 1 */
61#endif
62
Greg Ungerer57015422010-11-03 12:50:30 +100063/*
64 * UART module.
65 */
Greg Ungerer9a6b0c72011-03-06 00:13:17 +100066#define MCFUART_BASE1 (MCF_IPSBAR + 0x200)
67#define MCFUART_BASE2 (MCF_IPSBAR + 0x240)
68#define MCFUART_BASE3 (MCF_IPSBAR + 0x280)
69
70/*
71 * FEC ethernet module.
72 */
73#define MCFFEC_BASE0 (MCF_IPSBAR + 0x1000)
74#define MCFFEC_SIZE0 0x800
75#define MCFFEC_BASE1 (MCF_IPSBAR + 0x1800)
76#define MCFFEC_SIZE1 0x800
sfking@fdwdc.comf1554da2009-06-19 18:11:06 -070077
78#ifdef CONFIG_M5271
79#define MCFGPIO_PODR_ADDR (MCF_IPSBAR + 0x100000)
80#define MCFGPIO_PODR_DATAH (MCF_IPSBAR + 0x100001)
81#define MCFGPIO_PODR_DATAL (MCF_IPSBAR + 0x100002)
82#define MCFGPIO_PODR_BUSCTL (MCF_IPSBAR + 0x100003)
83#define MCFGPIO_PODR_BS (MCF_IPSBAR + 0x100004)
84#define MCFGPIO_PODR_CS (MCF_IPSBAR + 0x100005)
85#define MCFGPIO_PODR_SDRAM (MCF_IPSBAR + 0x100006)
86#define MCFGPIO_PODR_FECI2C (MCF_IPSBAR + 0x100007)
87#define MCFGPIO_PODR_UARTH (MCF_IPSBAR + 0x100008)
88#define MCFGPIO_PODR_UARTL (MCF_IPSBAR + 0x100009)
89#define MCFGPIO_PODR_QSPI (MCF_IPSBAR + 0x10000A)
90#define MCFGPIO_PODR_TIMER (MCF_IPSBAR + 0x10000B)
91
92#define MCFGPIO_PDDR_ADDR (MCF_IPSBAR + 0x100010)
93#define MCFGPIO_PDDR_DATAH (MCF_IPSBAR + 0x100011)
94#define MCFGPIO_PDDR_DATAL (MCF_IPSBAR + 0x100012)
95#define MCFGPIO_PDDR_BUSCTL (MCF_IPSBAR + 0x100013)
96#define MCFGPIO_PDDR_BS (MCF_IPSBAR + 0x100014)
97#define MCFGPIO_PDDR_CS (MCF_IPSBAR + 0x100015)
98#define MCFGPIO_PDDR_SDRAM (MCF_IPSBAR + 0x100016)
99#define MCFGPIO_PDDR_FECI2C (MCF_IPSBAR + 0x100017)
100#define MCFGPIO_PDDR_UARTH (MCF_IPSBAR + 0x100018)
101#define MCFGPIO_PDDR_UARTL (MCF_IPSBAR + 0x100019)
102#define MCFGPIO_PDDR_QSPI (MCF_IPSBAR + 0x10001A)
103#define MCFGPIO_PDDR_TIMER (MCF_IPSBAR + 0x10001B)
104
105#define MCFGPIO_PPDSDR_ADDR (MCF_IPSBAR + 0x100020)
106#define MCFGPIO_PPDSDR_DATAH (MCF_IPSBAR + 0x100021)
107#define MCFGPIO_PPDSDR_DATAL (MCF_IPSBAR + 0x100022)
108#define MCFGPIO_PPDSDR_BUSCTL (MCF_IPSBAR + 0x100023)
109#define MCFGPIO_PPDSDR_BS (MCF_IPSBAR + 0x100024)
110#define MCFGPIO_PPDSDR_CS (MCF_IPSBAR + 0x100025)
111#define MCFGPIO_PPDSDR_SDRAM (MCF_IPSBAR + 0x100026)
112#define MCFGPIO_PPDSDR_FECI2C (MCF_IPSBAR + 0x100027)
113#define MCFGPIO_PPDSDR_UARTH (MCF_IPSBAR + 0x100028)
114#define MCFGPIO_PPDSDR_UARTL (MCF_IPSBAR + 0x100029)
115#define MCFGPIO_PPDSDR_QSPI (MCF_IPSBAR + 0x10002A)
116#define MCFGPIO_PPDSDR_TIMER (MCF_IPSBAR + 0x10002B)
117
118#define MCFGPIO_PCLRR_ADDR (MCF_IPSBAR + 0x100030)
119#define MCFGPIO_PCLRR_DATAH (MCF_IPSBAR + 0x100031)
120#define MCFGPIO_PCLRR_DATAL (MCF_IPSBAR + 0x100032)
121#define MCFGPIO_PCLRR_BUSCTL (MCF_IPSBAR + 0x100033)
122#define MCFGPIO_PCLRR_BS (MCF_IPSBAR + 0x100034)
123#define MCFGPIO_PCLRR_CS (MCF_IPSBAR + 0x100035)
124#define MCFGPIO_PCLRR_SDRAM (MCF_IPSBAR + 0x100036)
125#define MCFGPIO_PCLRR_FECI2C (MCF_IPSBAR + 0x100037)
126#define MCFGPIO_PCLRR_UARTH (MCF_IPSBAR + 0x100038)
127#define MCFGPIO_PCLRR_UARTL (MCF_IPSBAR + 0x100039)
128#define MCFGPIO_PCLRR_QSPI (MCF_IPSBAR + 0x10003A)
129#define MCFGPIO_PCLRR_TIMER (MCF_IPSBAR + 0x10003B)
130
131/*
132 * Generic GPIO support
133 */
134#define MCFGPIO_PODR MCFGPIO_PODR_ADDR
135#define MCFGPIO_PDDR MCFGPIO_PDDR_ADDR
136#define MCFGPIO_PPDR MCFGPIO_PPDSDR_ADDR
137#define MCFGPIO_SETR MCFGPIO_PPDSDR_ADDR
138#define MCFGPIO_CLRR MCFGPIO_PCLRR_ADDR
139
140#define MCFGPIO_PIN_MAX 100
141#define MCFGPIO_IRQ_MAX 8
142#define MCFGPIO_IRQ_VECBASE MCFINT_VECBASE
Steven King91d60412010-01-22 12:43:03 -0800143
144#define MCFGPIO_PAR_QSPI (MCF_IPSBAR + 0x10004A)
145#define MCFGPIO_PAR_TIMER (MCF_IPSBAR + 0x10004C)
sfking@fdwdc.comf1554da2009-06-19 18:11:06 -0700146#endif
147
148#ifdef CONFIG_M5275
149#define MCFGPIO_PODR_BUSCTL (MCF_IPSBAR + 0x100004)
150#define MCFGPIO_PODR_ADDR (MCF_IPSBAR + 0x100005)
151#define MCFGPIO_PODR_CS (MCF_IPSBAR + 0x100008)
152#define MCFGPIO_PODR_FEC0H (MCF_IPSBAR + 0x10000A)
153#define MCFGPIO_PODR_FEC0L (MCF_IPSBAR + 0x10000B)
154#define MCFGPIO_PODR_FECI2C (MCF_IPSBAR + 0x10000C)
155#define MCFGPIO_PODR_QSPI (MCF_IPSBAR + 0x10000D)
156#define MCFGPIO_PODR_SDRAM (MCF_IPSBAR + 0x10000E)
157#define MCFGPIO_PODR_TIMERH (MCF_IPSBAR + 0x10000F)
158#define MCFGPIO_PODR_TIMERL (MCF_IPSBAR + 0x100010)
159#define MCFGPIO_PODR_UARTL (MCF_IPSBAR + 0x100011)
160#define MCFGPIO_PODR_FEC1H (MCF_IPSBAR + 0x100012)
161#define MCFGPIO_PODR_FEC1L (MCF_IPSBAR + 0x100013)
162#define MCFGPIO_PODR_BS (MCF_IPSBAR + 0x100014)
163#define MCFGPIO_PODR_IRQ (MCF_IPSBAR + 0x100015)
164#define MCFGPIO_PODR_USBH (MCF_IPSBAR + 0x100016)
165#define MCFGPIO_PODR_USBL (MCF_IPSBAR + 0x100017)
166#define MCFGPIO_PODR_UARTH (MCF_IPSBAR + 0x100018)
167
168#define MCFGPIO_PDDR_BUSCTL (MCF_IPSBAR + 0x100020)
169#define MCFGPIO_PDDR_ADDR (MCF_IPSBAR + 0x100021)
170#define MCFGPIO_PDDR_CS (MCF_IPSBAR + 0x100024)
171#define MCFGPIO_PDDR_FEC0H (MCF_IPSBAR + 0x100026)
172#define MCFGPIO_PDDR_FEC0L (MCF_IPSBAR + 0x100027)
173#define MCFGPIO_PDDR_FECI2C (MCF_IPSBAR + 0x100028)
174#define MCFGPIO_PDDR_QSPI (MCF_IPSBAR + 0x100029)
175#define MCFGPIO_PDDR_SDRAM (MCF_IPSBAR + 0x10002A)
176#define MCFGPIO_PDDR_TIMERH (MCF_IPSBAR + 0x10002B)
177#define MCFGPIO_PDDR_TIMERL (MCF_IPSBAR + 0x10002C)
178#define MCFGPIO_PDDR_UARTL (MCF_IPSBAR + 0x10002D)
179#define MCFGPIO_PDDR_FEC1H (MCF_IPSBAR + 0x10002E)
180#define MCFGPIO_PDDR_FEC1L (MCF_IPSBAR + 0x10002F)
181#define MCFGPIO_PDDR_BS (MCF_IPSBAR + 0x100030)
182#define MCFGPIO_PDDR_IRQ (MCF_IPSBAR + 0x100031)
183#define MCFGPIO_PDDR_USBH (MCF_IPSBAR + 0x100032)
184#define MCFGPIO_PDDR_USBL (MCF_IPSBAR + 0x100033)
185#define MCFGPIO_PDDR_UARTH (MCF_IPSBAR + 0x100034)
186
187#define MCFGPIO_PPDSDR_BUSCTL (MCF_IPSBAR + 0x10003C)
188#define MCFGPIO_PPDSDR_ADDR (MCF_IPSBAR + 0x10003D)
189#define MCFGPIO_PPDSDR_CS (MCF_IPSBAR + 0x100040)
190#define MCFGPIO_PPDSDR_FEC0H (MCF_IPSBAR + 0x100042)
191#define MCFGPIO_PPDSDR_FEC0L (MCF_IPSBAR + 0x100043)
192#define MCFGPIO_PPDSDR_FECI2C (MCF_IPSBAR + 0x100044)
193#define MCFGPIO_PPDSDR_QSPI (MCF_IPSBAR + 0x100045)
194#define MCFGPIO_PPDSDR_SDRAM (MCF_IPSBAR + 0x100046)
195#define MCFGPIO_PPDSDR_TIMERH (MCF_IPSBAR + 0x100047)
196#define MCFGPIO_PPDSDR_TIMERL (MCF_IPSBAR + 0x100048)
197#define MCFGPIO_PPDSDR_UARTL (MCF_IPSBAR + 0x100049)
198#define MCFGPIO_PPDSDR_FEC1H (MCF_IPSBAR + 0x10004A)
199#define MCFGPIO_PPDSDR_FEC1L (MCF_IPSBAR + 0x10004B)
200#define MCFGPIO_PPDSDR_BS (MCF_IPSBAR + 0x10004C)
201#define MCFGPIO_PPDSDR_IRQ (MCF_IPSBAR + 0x10004D)
202#define MCFGPIO_PPDSDR_USBH (MCF_IPSBAR + 0x10004E)
203#define MCFGPIO_PPDSDR_USBL (MCF_IPSBAR + 0x10004F)
204#define MCFGPIO_PPDSDR_UARTH (MCF_IPSBAR + 0x100050)
205
206#define MCFGPIO_PCLRR_BUSCTL (MCF_IPSBAR + 0x100058)
207#define MCFGPIO_PCLRR_ADDR (MCF_IPSBAR + 0x100059)
208#define MCFGPIO_PCLRR_CS (MCF_IPSBAR + 0x10005C)
209#define MCFGPIO_PCLRR_FEC0H (MCF_IPSBAR + 0x10005E)
210#define MCFGPIO_PCLRR_FEC0L (MCF_IPSBAR + 0x10005F)
211#define MCFGPIO_PCLRR_FECI2C (MCF_IPSBAR + 0x100060)
212#define MCFGPIO_PCLRR_QSPI (MCF_IPSBAR + 0x100061)
213#define MCFGPIO_PCLRR_SDRAM (MCF_IPSBAR + 0x100062)
214#define MCFGPIO_PCLRR_TIMERH (MCF_IPSBAR + 0x100063)
215#define MCFGPIO_PCLRR_TIMERL (MCF_IPSBAR + 0x100064)
216#define MCFGPIO_PCLRR_UARTL (MCF_IPSBAR + 0x100065)
217#define MCFGPIO_PCLRR_FEC1H (MCF_IPSBAR + 0x100066)
218#define MCFGPIO_PCLRR_FEC1L (MCF_IPSBAR + 0x100067)
219#define MCFGPIO_PCLRR_BS (MCF_IPSBAR + 0x100068)
220#define MCFGPIO_PCLRR_IRQ (MCF_IPSBAR + 0x100069)
221#define MCFGPIO_PCLRR_USBH (MCF_IPSBAR + 0x10006A)
222#define MCFGPIO_PCLRR_USBL (MCF_IPSBAR + 0x10006B)
223#define MCFGPIO_PCLRR_UARTH (MCF_IPSBAR + 0x10006C)
224
225
226/*
227 * Generic GPIO support
228 */
229#define MCFGPIO_PODR MCFGPIO_PODR_BUSCTL
230#define MCFGPIO_PDDR MCFGPIO_PDDR_BUSCTL
231#define MCFGPIO_PPDR MCFGPIO_PPDSDR_BUSCTL
232#define MCFGPIO_SETR MCFGPIO_PPDSDR_BUSCTL
233#define MCFGPIO_CLRR MCFGPIO_PCLRR_BUSCTL
234
235#define MCFGPIO_PIN_MAX 148
236#define MCFGPIO_IRQ_MAX 8
237#define MCFGPIO_IRQ_VECBASE MCFINT_VECBASE
Steven King91d60412010-01-22 12:43:03 -0800238
239#define MCFGPIO_PAR_QSPI (MCF_IPSBAR + 0x10007E)
sfking@fdwdc.comf1554da2009-06-19 18:11:06 -0700240#endif
241
242/*
Greg Ungererf317c712011-03-05 23:32:35 +1000243 * PIT timer base addresses.
244 */
245#define MCFPIT_BASE1 (MCF_IPSBAR + 0x150000)
246#define MCFPIT_BASE2 (MCF_IPSBAR + 0x160000)
247#define MCFPIT_BASE3 (MCF_IPSBAR + 0x170000)
248#define MCFPIT_BASE4 (MCF_IPSBAR + 0x180000)
249
250/*
sfking@fdwdc.comf1554da2009-06-19 18:11:06 -0700251 * EPort
252 */
sfking@fdwdc.comf1554da2009-06-19 18:11:06 -0700253#define MCFEPORT_EPDDR (MCF_IPSBAR + 0x130002)
254#define MCFEPORT_EPDR (MCF_IPSBAR + 0x130004)
255#define MCFEPORT_EPPDR (MCF_IPSBAR + 0x130005)
256
Greg Ungererd8716292005-09-12 11:18:10 +1000257/*
258 * GPIO pins setups to enable the UARTs.
259 */
260#ifdef CONFIG_M5271
261#define MCF_GPIO_PAR_UART 0x100048 /* PAR UART address */
262#define UART0_ENABLE_MASK 0x000f
263#define UART1_ENABLE_MASK 0x0ff0
264#define UART2_ENABLE_MASK 0x3000
265#endif
266#ifdef CONFIG_M5275
267#define MCF_GPIO_PAR_UART 0x10007c /* PAR UART address */
268#define UART0_ENABLE_MASK 0x000f
269#define UART1_ENABLE_MASK 0x00f0
270#define UART2_ENABLE_MASK 0x3f00
271#endif
272
Greg Ungerer4c0b0082009-04-30 23:06:45 +1000273/*
274 * Reset Controll Unit (relative to IPSBAR).
275 */
276#define MCF_RCR 0x110000
277#define MCF_RSR 0x110001
278
279#define MCF_RCR_SWRESET 0x80 /* Software reset bit */
280#define MCF_RCR_FRCSTOUT 0x40 /* Force external reset */
281
Linus Torvalds1da177e2005-04-16 15:20:36 -0700282/****************************************************************************/
283#endif /* m527xsim_h */